哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

動(dòng)態(tài)更改UltraScale/UltraScale+ GTH/GTY收發(fā)器線速率設(shè)置的方法

YCqV_FPGA_EETre ? 來(lái)源:FPGA開發(fā)圈 ? 2020-09-03 10:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇博文主要講解了動(dòng)態(tài)更改 UltraScale/UltraScale+ GTH/GTY 收發(fā)器線速率設(shè)置的方法。

您是否曾想過(guò)要使用 UltraScale/UltraScale+ GTH/GTY 收發(fā)器來(lái)動(dòng)態(tài)更改線速率設(shè)置?

有許多客戶會(huì)將 GTH/GTY 收發(fā)器用于其自己的通信協(xié)議,因此詢問(wèn)我們?nèi)绾尾拍苁褂檬瞻l(fā)器來(lái)更改線速率。

在 Vivado IP Catalog 的 UltraScale FPGAs TransceiversWizard 中僅含一項(xiàng)線速率設(shè)置。

由于 UltraScale/UltraScale+ GTH/GTYTransceiver Wizard 不允許更改線速率設(shè)置,因此必須由收發(fā)器用戶手動(dòng)執(zhí)行更改。

1.如何通過(guò) DRP 接口更改線速率

(a) 生成收發(fā)器 IP

使用要實(shí)現(xiàn)的線速率配置生成收發(fā)器 IP。

(b) 生成設(shè)計(jì)樣本

(c) 對(duì)設(shè)計(jì)樣本執(zhí)行邏輯綜合

單擊 Flow Navigator 中的“運(yùn)行綜合 (Run Synthesis)”:

綜合完成后,選擇“打開已綜合的設(shè)計(jì) (Open Synthesized Design)”以打開網(wǎng)表。

(d) 運(yùn)行隨附的腳本

在 Tcl 控制臺(tái) (Tcl console) 中運(yùn)行g(shù)t_Attributes_97.tcl腳本:

執(zhí)行此腳本即可將“Channel/Common”屬性輸出到gtParams.txt文件。

并且,GTH/GTY 中的屬性和修復(fù)后的 GTH/GTY 端口也都將包含在同一個(gè)文件中輸出,以便于您進(jìn)行比較。

針對(duì)要實(shí)現(xiàn)的每項(xiàng) GTH/GTY 配置重復(fù)上述步驟 (a) 到 (d)。

(e) 比較輸出

通過(guò)比較來(lái)自 GTH/GTY 配置的gtParams.txt輸出,即可立即查看不同的屬性。

(f) 動(dòng)態(tài)重配置端口接口 (DRP I/F)

所需屬性必須通過(guò) DRP I/F 來(lái)設(shè)置。

在 (UG576)/(UG578) 的附錄 B/C 中詳列了每個(gè)屬性的地址。

如果您不熟悉 DRP I/F,請(qǐng)參閱 (UG576)/(UG578) 的第 2 章,以獲取更多信息。

(g) 復(fù)位

在 DRP I/F 上設(shè)置完屬性后,必須先再次執(zhí)行復(fù)位,然后才能使用 GTH/GTY。

注:建議最好使用此腳本生成gtParams.txt,然后再進(jìn)行比較,而不是直接比較封裝器 RTL。

由于除 Channel 和 Common 屬性外,還可比較修復(fù)后的外部端口,因此您可放心更改這些屬性。

2.更改 CPLL 校準(zhǔn)模塊的設(shè)置

如果在設(shè)計(jì)中使用了 CPLL,那么必須在 CPLL 校準(zhǔn)模塊中更改信號(hào)

請(qǐng)參閱(賽靈思答復(fù)記錄 70485),以獲取有關(guān)更改信號(hào)所需的設(shè)置更改的信息

【答復(fù)記錄70485,https://china.xilinx.com/support/answers/70485.html】

綜上,如需動(dòng)態(tài)更改UltraScale/UltraScale+ GTH/GTY 的線速率,請(qǐng)遵循上述步驟 (1) 和 (2) 進(jìn)行操作。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3836

    瀏覽量

    111432
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1879

    瀏覽量

    156645
  • UltraScale
    +關(guān)注

    關(guān)注

    0

    文章

    126

    瀏覽量

    32405

原文標(biāo)題:開發(fā)者分享 | 如何動(dòng)態(tài)更改 UltraScale/UltraScale+ GTH/GTY 線速率

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AMD Zynq UltraScale+ RFSoC評(píng)估套件調(diào)試檢查表

    本篇文章包含一份調(diào)試檢查表,它是對(duì) AMD Zynq UltraScale+ RFSoC 評(píng)估套件(ZCU208、ZCU216、ZCU111 和 ZCU670)上評(píng)估板相關(guān)問(wèn)題進(jìn)行故障排除的重要資源。
    的頭像 發(fā)表于 04-15 14:08 ?99次閱讀
    AMD Zynq <b class='flag-5'>UltraScale+</b> RFSoC評(píng)估套件調(diào)試檢查表

    第二代AMD Kintex UltraScale+ FPGA的亮點(diǎn)

    第二代 AMD Kintex UltraScale+ FPGA 可有效賦能專業(yè)音視頻、廣播、醫(yī)療、機(jī)器視覺(jué)、機(jī)器人技術(shù)及測(cè)試測(cè)量等領(lǐng)域的開發(fā)者,助力其打造兼具卓越性能和可靠性的強(qiáng)大系統(tǒng),即使是面對(duì)
    的頭像 發(fā)表于 03-03 11:32 ?1331次閱讀
    第二代AMD Kintex <b class='flag-5'>UltraScale+</b> FPGA的亮點(diǎn)

    【ALINX選型】AMD Kintex UltraScale+ 系列 FPGA 開發(fā)板速選

    、高速 IO 能力與整體功耗之間保持了較好的工程平衡。 XCKU15P 配備了: 豐富的高速串行收發(fā)器GTY/GTH) 成熟穩(wěn)定的 PCIe Gen3 支持能力 足夠多的 LUT / BRAM
    的頭像 發(fā)表于 01-16 09:47 ?319次閱讀
    【ALINX選型】AMD Kintex <b class='flag-5'>UltraScale+</b> 系列 FPGA 開發(fā)板速選

    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對(duì)接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實(shí)現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對(duì)接。我們還將涵蓋有關(guān) IP 配置、FPGA 之間的連接、時(shí)鐘設(shè)置以及復(fù)位拓?fù)浣Y(jié)構(gòu)的詳細(xì)信息。
    的頭像 發(fā)表于 01-13 14:04 ?3758次閱讀
    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD <b class='flag-5'>UltraScale+</b> FPGA與AMD Versal自適應(yīng)SoC的對(duì)接

    如何在Zynq UltraScale+ MPSoC平臺(tái)上通過(guò)JTAG啟動(dòng)嵌入式Linux鏡像

    流程教程)。本文則進(jìn)一步講解如何在 Zynq UltraScale+ MPSoC 平臺(tái)上通過(guò) JTAG 逐步啟動(dòng) Linux,并提供了完整的過(guò)程與關(guān)鍵命令。只要按步驟操作,即使是復(fù)雜的 Linux 鏡像也能成功通過(guò) JTAG 啟動(dòng)。
    的頭像 發(fā)表于 01-13 11:45 ?4953次閱讀

    深入剖析TLK6002:高性能多速率收發(fā)器的技術(shù)詳解

    深入剖析TLK6002:高性能多速率收發(fā)器的技術(shù)詳解 在高速數(shù)據(jù)傳輸領(lǐng)域,德州儀器(TI)的TLK6002多速率收發(fā)器憑借其卓越的性能和豐富的功能,成為了眾多應(yīng)用場(chǎng)景的理想選擇。本文將
    的頭像 發(fā)表于 12-28 16:30 ?641次閱讀

    深入解析TLK6002:高性能多速率收發(fā)器的技術(shù)洞察

    深入解析TLK6002:高性能多速率收發(fā)器的技術(shù)洞察 在高速數(shù)據(jù)傳輸領(lǐng)域,多速率收發(fā)器是實(shí)現(xiàn)高效、穩(wěn)定通信的關(guān)鍵組件。TI公司的TLK6002多速率
    的頭像 發(fā)表于 12-24 16:30 ?304次閱讀

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    的性能,成為了眾多工程師的首選。本文將深入剖析UltraScale架構(gòu)的各個(gè)方面,為電子工程師們提供全面的技術(shù)參考。 文件下載: AMD ,Xilinx Artix? UltraScale+
    的頭像 發(fā)表于 12-15 14:35 ?712次閱讀

    現(xiàn)已上市:AMD Spartan UltraScale+ FPGA SCU35 評(píng)估套件——面向所有開發(fā)人員的經(jīng)濟(jì)實(shí)惠平臺(tái)

    設(shè)計(jì)。 靈活、可靠且高能效的連接 這款新的評(píng)估套件使用戶 能夠驗(yàn)證 Spartan UltraScale+ SU35P FPGA,并連接套件提供的各種接口選項(xiàng)。 它面向需要高 I/O、低功耗、多傳感配置
    的頭像 發(fā)表于 11-27 10:52 ?584次閱讀

    AMD Spartan UltraScale+ FPGA的優(yōu)勢(shì)和亮點(diǎn)

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進(jìn)的 I/O 功能與低功耗等優(yōu)勢(shì)于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發(fā)器、內(nèi)置的外部?jī)?nèi)存控制以及
    的頭像 發(fā)表于 10-17 10:16 ?927次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA的優(yōu)勢(shì)和亮點(diǎn)

    Kintex UltraScale 純 FPGA 開發(fā)平臺(tái),釋放高速并行計(jì)算潛能,高性價(jià)比的 FPGA 解決方案

    璞致電子PZ-KU060-KFB開發(fā)板采用Xilinx Kintex UltraScale KU060芯片,提供高密度并行計(jì)算能力,配備4GB DDR4內(nèi)存、20對(duì)GTH高速收發(fā)器和多種擴(kuò)展接口
    的頭像 發(fā)表于 08-18 13:28 ?863次閱讀
    Kintex <b class='flag-5'>UltraScale</b> 純 FPGA 開發(fā)平臺(tái),釋放高速并行計(jì)算潛能,高性價(jià)比的 FPGA 解決方案

    璞致電子 UltraScale+ RFSoC 架構(gòu)下的軟件無(wú)線電旗艦開發(fā)平臺(tái)

    璞致電子 PZ-ZU49DR-KFB 開發(fā)板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制,以 "ARM+FPGA 異構(gòu)架構(gòu)" 為
    的頭像 發(fā)表于 08-06 10:08 ?1355次閱讀
    璞致電子 <b class='flag-5'>UltraScale+</b> RFSoC 架構(gòu)下的軟件無(wú)線電旗艦開發(fā)平臺(tái)

    AMD FPGA異步模式與同步模式的對(duì)比

    本文講述了AMD UltraScale /UltraScale+ FPGA 原生模式下,異步模式與同步模式的對(duì)比及其對(duì)時(shí)鐘設(shè)置的影響。
    的頭像 發(fā)表于 07-07 13:47 ?1758次閱讀

    AMD Spartan UltraScale+ FPGA 開始量產(chǎn)出貨

    高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用 AMD 很高興宣布,Spartan UltraScale+ 成本優(yōu)化型系列的首批器件現(xiàn)已投入量產(chǎn)! 三款最小型的器件——SU10P
    的頭像 發(fā)表于 06-18 10:32 ?2474次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA 開始量產(chǎn)出貨

    Xilinx Ultrascale系列FPGA的時(shí)鐘資源與架構(gòu)解析

    Ultrascale+采用16ns,有3個(gè)系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進(jìn),如時(shí)鐘資源與架構(gòu),本文將重點(diǎn)介紹Ultrascale的時(shí)鐘資源與架構(gòu),Ultrascale+
    的頭像 發(fā)表于 04-24 11:29 ?2867次閱讀
    Xilinx <b class='flag-5'>Ultrascale</b>系列FPGA的時(shí)鐘資源與架構(gòu)解析
    炎陵县| 聂拉木县| 崇明县| 平江县| 黄梅县| 北流市| 青州市| 乐清市| 体育| 凤山市| 仁怀市| 枣阳市| 姜堰市| 游戏| 班戈县| 桓台县| 定襄县| 新津县| 莱阳市| 吉木乃县| 宣威市| 龙游县| 洛南县| 商河县| 永宁县| 汉川市| 呼图壁县| 钟山县| 静乐县| 南丹县| 乐亭县| 梧州市| 阿尔山市| 大新县| 抚宁县| 永春县| 德钦县| 盘山县| 文登市| 施秉县| 邢台县|