哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談FPGA設(shè)計的基本原則

454398 ? 2023-02-03 15:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、面積與速度的平衡互換原則

這里的面積指的是 FPGA 的芯片資源,包括邏輯資源和 I/O 資源等;這里的速度指的是 FPGA 工作的最高頻率(和 DSP 或者 ARM 不同,F(xiàn)PGA 設(shè)計的工作頻率是不固定的,而是和設(shè)計本身的延遲緊密相連)。 在實際設(shè)計中,使用最小的面積設(shè)計出最高的速度是每一個開發(fā)者追求的目標(biāo),但是“魚和熊掌不可兼得”,取舍之間展示了一個開發(fā)者的智慧。


1. 速度換面積

速度優(yōu)勢可以換取面積的節(jié)約。面積越小,就意味著可以用更低的成本來實現(xiàn)產(chǎn)品的功能。速度換面積的原則在一些較復(fù)雜的算法設(shè)計中常常會用到。在這些算法設(shè)計中,流水線設(shè)計常常是必須用到的技術(shù)。在流水線的設(shè)計中,這些被重復(fù)使用但是使用次數(shù)不同的模塊將會占用大量的 FPGA 資源。對 FPGA 的設(shè)計技術(shù)進行改造,將被重復(fù)使用的算法模塊提煉出最小的復(fù)用單元,并利用這個最小的高速代替原設(shè)計中被重復(fù)使用但次數(shù)不同的模塊。當(dāng)然,在改造的過程中必然會增加一些其他的資源來實現(xiàn)這個代替的過程。但是只要速度具有優(yōu)勢,那么增加的這部分邏輯依然能夠?qū)崿F(xiàn)降低面積提高速度的目的。

可以看到,速度換面積的關(guān)鍵是高速基本單元的復(fù)用。

2、面積換速度

在這種方法中面積的復(fù)制可以換取速度的提高。支持的速度越高,就意味著可以實現(xiàn)更高的產(chǎn)品性能。一些注重產(chǎn)品性能的應(yīng)用領(lǐng)域可以采用并行處理技術(shù),實現(xiàn)面積換速度。

二。硬件可實現(xiàn)原則

FPGA 設(shè)計通常會使用 HDL 語言,比如 Verilog HDL 或者 VHDL。當(dāng)采用 HDL 語言來描述一個硬件電路功能的時候,一定要確保代碼描述的電路是硬件可實現(xiàn)的。

Verilog HDL 語言的語法與 C 語言很相似,但是它們之間有著本質(zhì)的區(qū)別。C 語言是基于過程的高級語言,編譯后可以在 CPU 上運行。而 Verilog HDL 語言描述的本身就是硬件結(jié)構(gòu),編譯后是硬件電路。因此,有些語句在 C 語言的環(huán)境中應(yīng)用是沒有問題的,但是在 HDL 語言環(huán)境下就會導(dǎo)致結(jié)果不正確或者不理想。如:

for(i=0;i《16;i++)

DoSomething();

在 C 語言中運行沒有任何問題,但是在 Verilog HDL 的環(huán)境下編譯就會導(dǎo)致綜合后的資源嚴(yán)重浪費。

三、 同步設(shè)計原則

同步電路和異步電路是 FPGA 設(shè)計的兩種基本電路結(jié)構(gòu)形式。

異步電路的最大缺點是會產(chǎn)生毛刺。同步設(shè)計的核心電路是由各種觸發(fā)器構(gòu)成的。這類電路的任何輸出都是在某個時鐘的邊沿驅(qū)動觸發(fā)器產(chǎn)生的。所以,同步設(shè)計可以很好地避免毛刺的產(chǎn)生。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1663

    文章

    22491

    瀏覽量

    638817
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54369

    瀏覽量

    468833
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6086

    瀏覽量

    178795
  • 同步
    +關(guān)注

    關(guān)注

    0

    文章

    105

    瀏覽量

    20128
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    電氣設(shè)備維修的幾項原則

    電氣設(shè)備維修除了遵守一般的安全規(guī)程外,通常遵循以下幾項核心原則,以確保人員安全、設(shè)備可靠性和維修質(zhì)量: 安全第一,斷電驗電原則 維修前必須切斷設(shè)備所有可能來電方向的電源,并掛上“禁止合閘,有人
    的頭像 發(fā)表于 04-15 15:38 ?48次閱讀
    電氣設(shè)備維修的幾項<b class='flag-5'>原則</b>

    淺談FPGA的時鐘輸入要求

    Virtex-7 FPGA的時鐘輸入主要通過其全局時鐘緩沖器(BUFG、BUFH等)和時鐘管理模塊(MMCM、PLL)來處理。對輸入時鐘的要求主要圍繞電氣特性、抖動和引腳分配。
    的頭像 發(fā)表于 03-25 15:26 ?840次閱讀

    零碳校園怎么建?安科瑞這套智慧能源方案讓高校節(jié)能降碳有“據(jù)”可依

    互補、信息互通”的管理模式。系統(tǒng)設(shè)計遵循“分布采集、集中管理”的基本原則,采用開放式分層分布式網(wǎng)絡(luò)結(jié)構(gòu),主要由設(shè)備層、傳輸層、數(shù)據(jù)層和應(yīng)用層四個層次構(gòu)成。 在系統(tǒng)整體架構(gòu)中,設(shè)備層包括各類智能監(jiān)測儀表、傳感器和控制設(shè)備;傳輸
    的頭像 發(fā)表于 03-18 13:13 ?113次閱讀
    零碳校園怎么建?安科瑞這套智慧能源方案讓高校節(jié)能降碳有“據(jù)”可依

    直供微電網(wǎng)設(shè)計中,設(shè)備選型的基本原則如何應(yīng)用于實際項目中

    模式等靈活適配,西格電力提供智能微電網(wǎng)系統(tǒng)解決方案,咨詢服務(wù):1.3.7-5.0.0.4-6.2.0.0。本文將先明確直供微電網(wǎng)設(shè)備選型的核心基本原則,再結(jié)合不同類型實際項目,詳細(xì)拆解各原則的落地應(yīng)用路徑,為直供微電網(wǎng)設(shè)備選型提供實操性參考。
    的頭像 發(fā)表于 03-10 14:27 ?167次閱讀
    直供微電網(wǎng)設(shè)計中,設(shè)備選型的<b class='flag-5'>基本原則</b>如何應(yīng)用于實際項目中

    磁通計測量線圈均勻區(qū)怎么選擇?

    線圈的均勻區(qū)時,需根據(jù)被測樣品的尺寸、形狀以及所需的測量精度來決定。以下是一些基本原則和方法: 明確測量目的 若需精確測量樣品的磁矩、磁感應(yīng)強度等參數(shù),應(yīng)選擇磁場均勻性高的區(qū)域,通常位于線圈中心附近。例如,亥姆霍茲線
    的頭像 發(fā)表于 02-24 09:11 ?479次閱讀
    磁通計測量線圈均勻區(qū)怎么選擇?

    電氣接線規(guī)范詳解

    電氣接線是電力系統(tǒng)、工業(yè)設(shè)備及民用建筑中不可或缺的基礎(chǔ)環(huán)節(jié),其規(guī)范性和安全性直接關(guān)系到設(shè)備運行穩(wěn)定性和人身財產(chǎn)安全。以下從基本原則、常見類型、操作規(guī)范及安全注意事項四個方面,系統(tǒng)闡述電氣接線的核心
    的頭像 發(fā)表于 01-18 07:41 ?936次閱讀

    直供微電網(wǎng)設(shè)計中,設(shè)備選型的基本原則是什么?

    、運行模式靈活”的特性,需圍繞“安全優(yōu)先、適配場景、經(jīng)濟高效、可靠可控、綠色兼容”五大核心導(dǎo)向,建立科學(xué)的設(shè)備選型原則體系。以下將從五大核心原則出發(fā),詳細(xì)拆解直供微電網(wǎng)設(shè)備選型的關(guān)鍵邏輯與實踐要求。
    的頭像 發(fā)表于 01-16 10:12 ?391次閱讀
    直供微電網(wǎng)設(shè)計中,設(shè)備選型的<b class='flag-5'>基本原則</b>是什么?

    FPGA實現(xiàn)基于SPI協(xié)議的Flash驅(qū)動控制芯片擦除

    本篇博客具體包括SPI協(xié)議的基本原理、模式選擇以及時序邏輯要求,采用FPGA(EPCE4),通過SPI通信協(xié)議,對flash(W25Q16BV)存儲的固化程序進行芯片擦除操作。
    的頭像 發(fā)表于 12-02 10:00 ?2843次閱讀
    <b class='flag-5'>FPGA</b>實現(xiàn)基于SPI協(xié)議的Flash驅(qū)動控制芯片擦除

    構(gòu)建堅不可摧的防線:全方位保障API接口數(shù)據(jù)安全

    一、理解API安全的四大基石 在探討具體技術(shù)方案前,我們首先需要建立API安全的核心框架,它建立在四個基本原則之上: 身份認(rèn)證 :確保每個API請求都來自合法且可識別的來源,解決"你是誰
    的頭像 發(fā)表于 11-17 09:15 ?252次閱讀

    RESTful API設(shè)計原則: 構(gòu)建易用、可擴展的API接口。

    一、理解REST架構(gòu)的核心約束 1.1 RESTful API的六大基本原則 Roy Fielding博士在其博士論文中定義了REST架構(gòu)的六大核心約束: 統(tǒng)一接口(Uniform
    的頭像 發(fā)表于 10-24 10:45 ?661次閱讀

    RESTful API設(shè)計原則: 構(gòu)建易用、可擴展的API接口

    基本原則 Roy Fielding博士在其博士論文中定義了REST架構(gòu)的六大核心約束: 統(tǒng)一接口(Uniform Interface):確保API使用標(biāo)準(zhǔn)化的交互
    的頭像 發(fā)表于 10-20 13:45 ?1427次閱讀

    電氣設(shè)計線號標(biāo)記規(guī)則

    在電氣工程設(shè)計中,線號標(biāo)記是保證系統(tǒng)可維護性和安全性的基礎(chǔ)工作。一套科學(xué)、規(guī)范的線號標(biāo)記規(guī)則不僅能提高施工效率,還能為后續(xù)的檢修、改造提供清晰指引。本文將系統(tǒng)介紹電氣設(shè)計中線號標(biāo)記的基本原則、常用
    的頭像 發(fā)表于 08-23 23:12 ?5331次閱讀
    電氣設(shè)計線號標(biāo)記規(guī)則

    PCB扇孔全攻略|這些設(shè)計細(xì)節(jié),新手和老手都容易忽略!

    計好。今天,我們用19條實戰(zhàn)經(jīng)驗,帶你徹底搞懂PCB扇孔設(shè)計,讓你的板子一次投產(chǎn)就過關(guān)!1.過孔的作用與基本原則過孔是信號換層的橋梁。必須跨層連接,不能只連一層形成
    的頭像 發(fā)表于 08-20 07:34 ?5742次閱讀
    PCB扇孔全攻略|這些設(shè)計細(xì)節(jié),新手和老手都容易忽略!

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下
    的頭像 發(fā)表于 05-28 19:34 ?2631次閱讀
    高速PCB布局/布線的<b class='flag-5'>原則</b>

    FPGA芯片選型的核心原則

    本文總結(jié)了FPGA選型的核心原則和流程,旨在為設(shè)計人員提供決策依據(jù),確保項目成功。
    的頭像 發(fā)表于 04-30 10:58 ?1824次閱讀
    防城港市| 安图县| 新干县| 上饶县| 右玉县| 伊金霍洛旗| 新龙县| 兰西县| 嵩明县| 横峰县| 庄河市| 毕节市| 长丰县| 南郑县| 南通市| 双流县| 收藏| 长垣县| 涞水县| 淅川县| 天津市| 开江县| 庆安县| 恩施市| 岳普湖县| 漳浦县| 年辖:市辖区| 台前县| 乌恰县| 永吉县| 南雄市| 迭部县| 吴江市| 石首市| 甘肃省| 铁岭县| 六安市| 南乐县| 巴中市| 庆城县| 延吉市|