哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

上拉電阻也可以提升高電平的電壓閾值

GReq_mcu168 ? 來源:玩轉(zhuǎn)單片機 ? 作者:玩轉(zhuǎn)單片機 ? 2021-01-20 17:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

除了前一節(jié)討論的拉電阻基本使用方法外,上拉電阻也可以提升高電平的電壓閾值,以便于前后級信號相匹配,比如,TTL邏輯電平驅(qū)動CMOS邏輯電平時,我們通常會添加一個上拉電阻R1,如下圖所示:

2285e9b8-4e57-11eb-8b86-12bb97331649.jpg

But Why? 我們先來看看TTL電平標準圖與CMOS電平標準圖,如下圖所示:

22a67c28-4e57-11eb-8b86-12bb97331649.jpg

可以看到,TTL邏輯輸出的低電平最大值VOLMAX(0.4V)小于CMOS邏輯輸入低電平最大值VILMAX(0.3×VCC=1.5V),因此,TTL低電平驅(qū)動CMOS邏輯是完全沒有問題的,但是TTL邏輯輸出的高電平最小值VOHMIN(2.4V)卻低于CMOS邏輯輸入高電平的最小值VIHMIN(0.7×VCC=3.5V),換言之,CMOS邏輯可能不能夠識別TTL邏輯高電平(注意“可能”這兩個字)。

那為什么添加上拉電阻后就能夠使TTL邏輯可靠驅(qū)動CMOS邏輯呢?我們看看TTL邏輯電路的輸出結(jié)構(gòu),如下圖的所示:(下圖來自TI公司六反相器7404數(shù)據(jù)手冊)

22e62774-4e57-11eb-8b86-12bb97331649.jpg

事實上,所有TTL邏輯輸出結(jié)構(gòu)都是一致的,如下圖所示2輸入與門:(下圖來自TI公司四個兩輸入與門7408數(shù)據(jù)手冊)。

233050ec-4e57-11eb-8b86-12bb97331649.jpg

如下圖所示2輸入或門:(下圖來自TI公司四個兩輸入或門7432數(shù)據(jù)手冊)。

235cb75e-4e57-11eb-8b86-12bb97331649.jpg

其它TTL邏輯輸出結(jié)構(gòu)也是類似的,此處不再贅述。TTL邏輯輸出為高電平時內(nèi)部狀態(tài)如下圖所示:

23accf28-4e57-11eb-8b86-12bb97331649.jpg

按照TTL電平標準,輸出高電平VOH至少2.4V(VOHMIN=2.4V),換言之,這個輸出電壓也可能高于或低于CMOS高電平輸入識別閾值最小值3.5V(不可靠),而添加上拉電阻后的TTL邏輯電路狀態(tài)如下圖所示:

23e3ff0c-4e57-11eb-8b86-12bb97331649.jpg

由于上拉電阻R4的存在,使得三極管Q3與二極管D2都處于截止狀態(tài),因此輸出電平被上拉至5V高電平,妥妥地超過了CMOS邏輯高電平判斷閾值的最小值( 3.5V),這樣CMOS邏輯電路就能夠可靠地進行高電平判斷。

但是,反過來CMOS邏輯電平能夠可靠地驅(qū)動TTL邏輯電平,讀者可自行對照兩者的邏輯電平標準圖就真相大白了。

上拉電阻也可以提升單片機引腳的高電平驅(qū)動能力。前面我們已經(jīng)介紹過,任何單片機的IO引腳的驅(qū)動電流都是有限的(比如,STM32單片機引腳的驅(qū)動能力為25mA),如下圖所示:

241415c0-4e57-11eb-8b86-12bb97331649.jpg

3.3V單片機IO引腳最大可以驅(qū)動約132歐姆的電阻(負載),如果驅(qū)動的電阻小于132歐姆,輸出高電平“H”就因電流驅(qū)動能力不足而使得輸出電壓下降,這時我們可以添加一個上拉電阻,如下圖所示:

246062d6-4e57-11eb-8b86-12bb97331649.jpg

100歐姆負載需要約33mA的驅(qū)動電流,但單片機IO引腳只有25mA可以提供,額外的8mA將由3.3V直流電源通過上拉電阻R1提供。

在高速數(shù)字設(shè)計電路中,信號的傳輸路徑可用傳輸線來表征,一般差分傳輸線阻抗約100歐姆左右,單端傳輸線的阻抗約為50歐姆左右,如果接收端的輸入阻抗與傳輸線阻抗不匹配(匹配就是相等的意思),則會引起信號反射,如下圖所示:

249bd9ec-4e57-11eb-8b86-12bb97331649.jpg

事實上,大多數(shù)接收端的輸入阻抗遠大于傳輸線阻抗,將傳輸線出來的信號直接與接收端對接必定將產(chǎn)生反射,從而引起信號完整性(Signal Integrity, SI)問題,因此,我們通常都會使用各種端接手段進行阻抗的匹配,添加下拉電阻就是其中一個手段,如下圖所示:

26bb54f0-4e57-11eb-8b86-12bb97331649.jpg

也可以使用上下拉電阻配合的方式進行阻抗的匹配(遠端戴維南端接),如下圖所示:

26fda512-4e57-11eb-8b86-12bb97331649.jpg

如果讀者有過DDRII SDRAM的應用經(jīng)驗,會發(fā)現(xiàn)其中有一個VTT電壓,如下圖所示:

273b8a26-4e57-11eb-8b86-12bb97331649.jpg

VTT就是端接電壓(termination voltage),它通常是VDDQ的一半。差分傳輸線的端接原理也是相似的,至于更多細節(jié)方面可參考系列文章《高速數(shù)字邏輯電平標準之SSTL》及《高速PCB設(shè)計之端接》,此處不再贅述。

我們在說某個電阻是上拉電阻或下拉電阻的時候,它其實還同時有限制電流的能力,只不過在使用拉電阻過程中,上拉或下拉的功能占主導地位,也因此而得名,你可以把端接電阻稱為上拉電阻或下拉電阻,但你總不會稱其為限流電阻吧?


責任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6229

    瀏覽量

    243359
  • 下拉電阻
    +關(guān)注

    關(guān)注

    4

    文章

    154

    瀏覽量

    21411
  • 邏輯電平
    +關(guān)注

    關(guān)注

    0

    文章

    205

    瀏覽量

    15145

原文標題:上/下拉電阻

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    可調(diào)整閾值的過壓保護控制集成電路

    外部分壓電阻網(wǎng)絡設(shè)置,電源欠壓閾值是3.43V (典型值)。當IN管腳電壓大于過壓保護閾值,或者輸入電源電壓小于欠壓
    發(fā)表于 03-13 15:16

    用這種方法來估測CH552的電阻可以嗎?

    CH552的端口可以設(shè)置四種模式,1、浮空輸入,無上,2、 推挽輸入輸出,3 、開漏輸入輸出,無上,4、 類51模式,開漏輸入輸出,有
    發(fā)表于 03-01 14:48

    【求助】Proteus 8.17SP5仿真STM32F103R6的HAL_GPIO_ReadPin,始終是高電平!

    具體設(shè)置了PB5管腳為inputmode,內(nèi)部pull-up。 在Proteus中采用了外部后(電阻10K),通過button接地,
    發(fā)表于 01-30 16:58

    IIC的正確用法

    上的電阻是必須的!如下圖所示: 當 Master的I2C使用的是IO軟件模擬時,一定要保證該兩個IO電默認均為輸入(或高阻)或者輸出高電平
    發(fā)表于 01-21 07:28

    電阻的基礎(chǔ)知識

    線、同軸電纜)的末端,其阻值等于傳輸線特性阻抗。能吸收到達末端的信號能量,防止信號反射造成波形失真和數(shù)據(jù)錯誤。【/下拉電阻
    發(fā)表于 01-07 14:36

    EMMC電阻需要規(guī)律放置嗎?

    一般情況,電阻都是放在EMMC側(cè)打孔連接,但是我的主控和EMMC不在同一層,電阻有的放在
    發(fā)表于 12-10 15:49

    GPIO的常見名詞

    的輸出功能,開漏輸出通常需要結(jié)合外部電阻。當輸出端口處于高阻態(tài)時,外部電阻將輸出端口拉高
    發(fā)表于 12-02 07:58

    請問CW32F003內(nèi)部電阻是多少?

    最近在調(diào)試DS18B20,用寄生電源,所以需要電阻,如果不接外部電阻,芯片內(nèi)部的
    發(fā)表于 11-21 06:15

    USART RX引腳應該上還是浮空?

    電阻(如4.7kΩ~10kΩ)可穩(wěn)定空閑狀態(tài)電平。 開漏/開集電極輸出:若發(fā)送端TX為開漏輸出(如某些I2C設(shè)備),必須通過上提供高電平。 協(xié)議要求:USART協(xié)議規(guī)定總線空閑時為
    發(fā)表于 11-19 06:14

    基于JEDEC JEP183A標準的SiC MOSFET閾值電壓精確測量方法

    閾值電壓 (Vth) 是 MOSFET (金屬氧化物半導體) 的一種基本的電學參數(shù)。閾值電壓 (Vth) 為施加到柵極的最小電壓,以建立MOSFET漏極和源極端子之間的導電溝道。有幾種方法可以
    的頭像 發(fā)表于 11-08 09:32 ?7885次閱讀
    基于JEDEC JEP183A標準的SiC MOSFET<b class='flag-5'>閾值電壓</b>精確測量方法

    當I/O電初始配置為準高電平時,需要多少個下拉電阻來保持I/O低電平

    當I/O電初始配置為準高電平時,需要多少個下拉電阻來保持I/O低電平?
    發(fā)表于 08-26 07:40

    當I/O電初始配置為準高電平時,需要多少個下拉電阻來保持I/O低電平呢?

    當I/O電初始配置為準高電平時,需要多少個下拉電阻來保持I/O低電平?
    發(fā)表于 08-21 07:54

    為什么 KT142C 芯片 BUSY 腳空閑高電平僅 0.2V?附低功耗模式配置指南

    態(tài),此時測到零點幾伏屬正常。外接功放需 10K 或 22K 電阻。通過修改連 PC 時的 config.txt 配置文件,可改變觸發(fā)方式、音量、busy 腳電平極性等參數(shù),其中第
    的頭像 發(fā)表于 06-16 09:38 ?1630次閱讀
    為什么 KT142C 芯片 BUSY 腳空閑<b class='flag-5'>高電平</b>僅 0.2V?附低功耗模式配置指南

    電路設(shè)計基礎(chǔ):電阻、下拉電阻分析

    高電平VCC相接,使其電壓在空閑狀態(tài)保持在VCC電平,此時電阻被稱為
    的頭像 發(fā)表于 05-22 11:45 ?3089次閱讀
    電路設(shè)計基礎(chǔ):<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>、下拉<b class='flag-5'>電阻</b>分析

    電平轉(zhuǎn)換電路設(shè)計原理和常見問題及解決辦法

    原理分析 當輸入端3.3V為低電平時,D1導通,輸出端 1.8V為低電平,實現(xiàn)兩端都為低電平。當輸入端 3.3V為高電平時,D1截止,輸出端被 R1
    發(fā)表于 04-27 15:54
    南丹县| 富锦市| 永城市| 双流县| 邛崃市| 利川市| 玉环县| 方山县| 新营市| 保山市| 德庆县| 古田县| 巴彦淖尔市| 郁南县| 淮阳县| 金门县| 塔城市| 信宜市| 大丰市| 高碑店市| 景宁| 红原县| 安义县| 昔阳县| 尖扎县| 鄢陵县| 互助| 新兴县| 黑龙江省| 彰武县| 师宗县| 和林格尔县| 宜川县| 常州市| 红原县| 肃宁县| 临沭县| 武威市| 上杭县| 余庆县| 柏乡县|