哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

高頻電路布線的經(jīng)驗分享

GLeX_murata_eet ? 來源: 村田中文技術社區(qū) ? 作者: 村田中文技術社區(qū) ? 2021-03-18 09:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須,也是降低干擾的有效手段。在PCBLayout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來設置屏蔽,更好地實現(xiàn)就近接地,并有效地降低寄生電感和縮短信號的傳輸長度,同時還能大幅度地降低信號的交叉干擾等,所有這些方法都對高頻電路的可靠性有利。

同種材料時,四層板要比雙面板的噪聲低20dB。但是,同時也存在一個問題,PCB半層數(shù)越高,制造工藝越復雜,單位成本也就越高,這就要求在進行PCBLayout時,除了選擇合適的層數(shù)的PCB板,還需要進行合理的元器件布局規(guī)劃,并采用正確的布線規(guī)則來完成設計。下面總結(jié)高頻布線的幾點經(jīng)驗:

01

高頻電路器件管腳間的引線層間交替越少越好

所謂“引線的層間交替越少越好”是指元件連接過程中所用的過孔(Via)越少越好。一個過孔可帶來約0.5pF的分布電容,減少過孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯的可能性。

02

高頻電路器件管腳間的引線越短越好

信號的輻射強度是和信號線的走線長度成正比的,高頻的信號引線越長,它就越容易耦合到靠近它的元器件上去,所以對于諸如信號的時鐘、晶振、DDR的數(shù)據(jù)、LVDS線、USB線、HDMI線等高頻信號線都是要求盡可能的走線越短越好。

03

高速電子器件管腳間的引線彎折越少越好

高頻電路布線的引線最好采用全直線,需要轉(zhuǎn)折,可用45度折線或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高銅箔的固著強度,而在高頻電路中,滿足這一要求卻可以減少高頻信號對外的發(fā)射和相互間的耦合。

04

注意信號線近距離平行走線引入的“串擾”

高頻電路布線要注意信號線近距離平行走線所引入的“串擾”,串擾是指沒有直接連接的信號線之間的耦合現(xiàn)象。由于高頻信號沿著傳輸線是以電磁波的形式傳輸?shù)?,信號線會起到天線的作用,電磁場的能量會在傳輸線的周圍發(fā)射,信號之間由于電磁場的相互耦合而產(chǎn)生的不期望的噪聲信號稱為串擾(Crosstalk)。PCB板層的參數(shù)、信號線的間距、驅(qū)動端和接收端的電氣特性以及信號線端接方式對串擾都有一定的影響。所以為了減少高頻信號的串擾,在布線的時候要求盡可能的做到以下幾點:

(1)在布線空間允許的條件下,在串擾較嚴重的兩條線之間插入一條地線或地平面,可以起到隔離的作用而減少串擾;

(2)當信號線周圍的空間本身就存在時變的電磁場時,若無法避免平行分布,可在平行信號線的反面布置大面積“地”來大幅減少干擾;

(3)在布線空間許可的前提下,加大相鄰信號線間的間距,減小信號線的平行長度,時鐘線盡量與關鍵信號線垂直而不要平行;

(4)如果同一層內(nèi)的平行走線幾乎無法避免,在相鄰兩個層,走線的方向務必卻為相互垂直;

(5)在數(shù)字電路中,通常的時鐘信號都是邊沿變化快的信號,對外串擾大。所以在設計中,時鐘線宜用地線包圍起來并多打地線孔來減少分布電容,從而減少串擾;

(6)對高頻信號時鐘盡量使用低電壓差分時鐘信號并包地方式,需要注意包地打孔的完整性;

(7)閑置不用的輸入端不要懸空,而是將其接地或接電源(電源在高頻信號回路中也是地),因為懸空的線有可能等效于發(fā)射天線,接地就能抑制發(fā)射。實踐證明,用這種辦法消除串擾有時能立即見效。

05

高頻數(shù)字信號的地線和模擬信號地線做隔離

模擬地線、數(shù)字地線等接往公共地線時要用高頻扼流磁珠連接或者直接隔離并選擇合適的地方單點互聯(lián)。高頻數(shù)字信號的地線的地電位一般是不一致的,兩者直接常常存在一定的電壓差,而且,高頻數(shù)字信號的地線還常常帶有非常豐富的高頻信號的諧波分量,當直接連接數(shù)字信號地線和模擬信號地線時,高頻信號的諧波就會通過地線耦合的方式對模擬信號進行干擾。所以通常情況下,對高頻數(shù)字信號的地線和模擬信號的地線是要做隔離的,可以采用在合適位置單點互聯(lián)的方式,或者采用高頻扼流磁珠互聯(lián)的方式。

06

集成電路塊的電源引腳增加高頻退藕電容

每個集成電路塊的電源引腳就近增一個高頻退藕電容。增加電源引腳的高頻退藕電容,可以有效地抑制電源引腳上的高頻諧波形成干擾。

07

避免走線形成的環(huán)路

各類高頻信號走線盡量不要形成環(huán)路,若無法避免則應使環(huán)路面積盡量小。

08

必須保證良好的信號阻抗匹配

信號在傳輸?shù)倪^程中,當阻抗不匹配的時候,信號就會在傳輸通道中發(fā)生信號的反射,反射會使合成信號形成過沖,導致信號在邏輯門限附近波動。

消除反射的根本辦法是使傳輸信號的阻抗良好匹配,由于負載阻抗與傳輸線的特性阻抗相差越大反射也越大,所以應盡可能使信號傳輸線的特性阻抗與負載阻抗相等。同時還要注意PCB上的傳輸線不能出現(xiàn)突變或拐角,盡量保持傳輸線各點阻抗連續(xù),否則在傳輸線各段之間也將會出現(xiàn)反射。這就要求在進行高速PCB布線時,必須要遵守以下布線規(guī)則:

(1)LVDS布線規(guī)則

要求LVDS信號差分走線,線寬7mil,線距6mil,目的是控制HDMI的差分信號對阻抗為100+-15%歐姆;

(2)USB布線規(guī)則

要求USB信號差分走線,線寬10mil,線距6mil,地線和信號線距6mil;

(3)HDMI布線規(guī)則

要求HDMI信號差分走線,線寬10mil,線距6mil,每兩組HDMI差分信號對的間距超過20mil;

(4)DDR布線規(guī)則

DDR1走線要求信號盡量不走過孔,信號線等寬,線與線等距,走線必須滿足2W原則,以減少信號間的串擾,對DDR2及以上的高速器件,還要求高頻數(shù)據(jù)走線等長,以保證信號的阻抗匹配。

責任編輯:lq6

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5464

    文章

    12669

    瀏覽量

    375612
  • pcb
    pcb
    +關注

    關注

    4415

    文章

    23955

    瀏覽量

    426016
  • 電容
    +關注

    關注

    100

    文章

    6518

    瀏覽量

    160015
  • 雙面板
    +關注

    關注

    2

    文章

    56

    瀏覽量

    19520
  • lvds
    +關注

    關注

    2

    文章

    1241

    瀏覽量

    70207

原文標題:高頻電路布線的幾點經(jīng)驗分享

文章出處:【微信號:murata-eetrend,微信公眾號:murata-eetrend】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PLC和變頻器布線規(guī)范

    PLC與變頻器(特別是使用模擬量控制時)的布線,核心是 抑制變頻器產(chǎn)生的高頻諧波干擾 。若布線不當,可能導致PLC接收信號抖動、系統(tǒng)誤動作甚至設備損壞。 以下是基于主流規(guī)范和工程實踐整理的布線
    的頭像 發(fā)表于 04-15 07:13 ?333次閱讀
    PLC和變頻器<b class='flag-5'>布線</b>規(guī)范

    技術資訊 I 電路布線方法大全

    本文要點集成電路布線要點概述復雜集成電路布線技巧助力順利完成布線的各種工具早期的布線工作相對簡
    的頭像 發(fā)表于 04-10 17:46 ?99次閱讀
    技術資訊 I <b class='flag-5'>電路</b><b class='flag-5'>布線</b>方法大全

    磁珠——電路里的高頻噪聲“吸塵器”

    電路板的接口、芯片引腳、電源線路旁,常能看到一種黑色的貼片小元件,外形和普通貼片電感很像,它就是磁珠。別看它體積微小,卻是抑制高頻噪聲、消除電磁干擾的利器,和電感功能相近卻截然不同,是數(shù)字電路
    發(fā)表于 04-01 21:16

    鋁電解電容在高頻電路適用性如何選?

    鋁電解電容在高頻電路中的適用性較差, 因其等效串聯(lián)電阻(ESR)和等效串聯(lián)電感(ESL)較大,高頻下阻抗顯著上升,導致性能下降 。若需在高頻電路
    的頭像 發(fā)表于 01-13 14:45 ?369次閱讀
    鋁電解電容在<b class='flag-5'>高頻</b><b class='flag-5'>電路</b>適用性如何選?

    深入探討PCB布局布線的專業(yè)設計要點與常見挑戰(zhàn)

    本文深入探討PCB布局布線的專業(yè)設計要點與常見挑戰(zhàn),并介紹上海創(chuàng)馨科技如何憑借資深團隊與豐富經(jīng)驗,為客戶提供從精密布局、優(yōu)化布線到生產(chǎn)制造的一站式高可靠性PCB解決方案。
    的頭像 發(fā)表于 01-04 15:29 ?397次閱讀

    高頻電路設計的“隱形衛(wèi)士”:談吸波材料的選型與應用

    高頻電路設計的“隱形衛(wèi)士”:談吸波材料的選型與應用
    的頭像 發(fā)表于 12-03 16:53 ?648次閱讀
    <b class='flag-5'>高頻</b><b class='flag-5'>電路</b>設計的“隱形衛(wèi)士”:談吸波材料的選型與應用

    高頻電路對合金電阻的三大性能要求

    在當今高速發(fā)展的電子領域,高頻電路廣泛應用于通信、雷達、衛(wèi)星等眾多關鍵技術中。對于高頻電路而言,合金電阻的性能直接影響其信號傳輸?shù)臏蚀_性與穩(wěn)定性。深圳市順海科技有限公司作為合金電阻領域
    的頭像 發(fā)表于 11-28 15:39 ?369次閱讀
    <b class='flag-5'>高頻</b><b class='flag-5'>電路</b>對合金電阻的三大性能要求

    高頻PCB布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    技巧 一、核心布線原則 多層板設計 高頻電路集成度高,采用至少四層板(頂層、底層、電源層、地層),利用中間層設置屏蔽和就近接地,降低寄生電感,縮短信號傳輸路徑,減少交叉干擾。例如,四層板比雙面板噪聲低20dB。 電源層與地平面相
    的頭像 發(fā)表于 11-21 09:23 ?981次閱讀
    <b class='flag-5'>高頻</b>PCB<b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號完整性提升90%

    電子產(chǎn)品生產(chǎn)中的電路布線設計與激光焊錫的關系

    。一、電路布線設計電路布線設計是電子產(chǎn)品硬件開發(fā)的核心環(huán)節(jié),直接決定了電路性能、可靠性與制造可行性。在高速數(shù)字
    的頭像 發(fā)表于 11-19 16:29 ?365次閱讀
    電子產(chǎn)品生產(chǎn)中的<b class='flag-5'>電路</b>板<b class='flag-5'>布線</b>設計與激光焊錫的關系

    如何選擇合適的高頻PCB電路板制造商?

    選擇合適的高頻PCB電路板制造商需要綜合考慮產(chǎn)品類型、生產(chǎn)能力、材料供應和技術認證四大核心要素。以下為具體選擇指南: 一、產(chǎn)品類型匹配 高頻PCB制造商需具備與您產(chǎn)品需求相匹配的技術能力。例如,對于
    的頭像 發(fā)表于 11-19 11:06 ?1832次閱讀
    如何選擇合適的<b class='flag-5'>高頻</b>PCB<b class='flag-5'>電路</b>板制造商?

    低壓布線與傳統(tǒng)布線:有什么區(qū)別?

    壓在1500V以下的布線系統(tǒng)。 細分場景:包括家庭用電(如220V/380V)、工業(yè)控制電路(如24V/48V)、弱電系統(tǒng)(如安防、網(wǎng)絡)等。 傳統(tǒng)布線(高壓布線): 電壓等級:交流電
    的頭像 發(fā)表于 09-18 09:59 ?806次閱讀
    低壓<b class='flag-5'>布線</b>與傳統(tǒng)<b class='flag-5'>布線</b>:有什么區(qū)別?

    超強超全布線經(jīng)驗教程大全

    電路),而是由數(shù)字電路和模擬電路混合構(gòu)成的。因此在布線 時就需要考慮它們之間互相干擾問題,特別是地線上的噪音干擾。 數(shù)字電路的頻率高,模擬
    發(fā)表于 05-29 14:38

    高頻頭本振電路

    、高頻頭本振電路
    發(fā)表于 05-06 15:41 ?0次下載

    如何布線才能降低MDDESD風險?PCB布局的抗干擾設計技巧

    在現(xiàn)代電子產(chǎn)品日益集成化、小型化的趨勢下,MDDESD(靜電二極管)防護設計變得至關重要。除了元器件選型,PCB的布線與布局也是影響ESD抗擾性能的關鍵因素。作為FAE,本文將結(jié)合實戰(zhàn)經(jīng)驗,分享一些
    的頭像 發(fā)表于 04-25 09:43 ?887次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風險?PCB布局的抗干擾設計技巧
    额济纳旗| 通渭县| 诸暨市| 牡丹江市| 翼城县| 邯郸市| 岐山县| 灵川县| 临泉县| 襄垣县| 安宁市| 平度市| 三河市| 石渠县| 宿州市| 奎屯市| 新郑市| 宣武区| 洞口县| 长子县| 溆浦县| 辽宁省| 哈巴河县| 夹江县| 高淳县| 芒康县| 宁国市| 弥勒县| 西乌珠穆沁旗| 泗洪县| 阳朔县| 体育| 景德镇市| 林芝县| 沽源县| 新乡县| 永仁县| 霸州市| 上蔡县| 梓潼县| 两当县|