哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

怎么解決有關(guān)于data保存時(shí)間的時(shí)序錯(cuò)誤?

電子工程師 ? 來源:XILINX開發(fā)者社區(qū) ? 作者:XILINX開發(fā)者社區(qū) ? 2021-04-10 09:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Q: 使用 zynq 器件, select io 解碼串行數(shù)據(jù), data 和 clock 直接進(jìn)入, 未進(jìn)行其他處理, 綜合有關(guān)于 data 保存時(shí)間的時(shí)序錯(cuò)誤, 請(qǐng)問什么問題? 實(shí)測(cè)接收功能基本正確

器件時(shí)序, 約束采用的是其中的 tframe = 1.3 - 1.9ns

6798edd6-998c-11eb-8b86-12bb97331649.png

67b41b10-998c-11eb-8b86-12bb97331649.png

67e93c0a-998c-11eb-8b86-12bb97331649.png

約束:

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -min -add_delay -1.300 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -max -add_delay -1.900 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -min -add_delay -1.300 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -max -add_delay -1.900 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -min -add_delay -1.300 [get_ports rxData_p]

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -max -add_delay -1.900 [get_ports rxData_p]

set_input_delay -clock [get_clocks rxDco_p] -min -add_delay -1.300 [get_ports rxData_p]

set_input_delay -clock [get_clocks rxDco_p] -max -add_delay -1.900 [get_ports rxData_p]

A: 應(yīng)該是 set_input_delay 約束寫錯(cuò)了

參考 vivado language template 的話,這個(gè) data 接口符合 source synchronous--》 center aligned --》 DDR 的模板

其中參數(shù)

dv_bre = dv_bfe = 1.3ns

dv_are = dv_afe = (1/2 period - 1.9)ns

所以約束里的

-max 值是(1/2 period - 1.3)

-min 值是(1/2 period - 1.9)

Language template在 vivado 圖形界面 tools 菜單里。

關(guān)于 template 的介紹,可以先學(xué)習(xí) inputdelay/output delay 的理論基礎(chǔ),結(jié)合實(shí)踐琢磨一下,這套 template 使用的方法還是有點(diǎn)巧妙的

經(jīng)驗(yàn)是通過時(shí)序圖對(duì)比,找到最匹配的 template,確定里面對(duì)應(yīng)參數(shù)的值,套用 template里面的約束模板就可以。

可以找出這個(gè) source synchronous --》 centeraligned --》 DDR 模板,看里面的時(shí)序圖跟用戶手冊(cè)里的時(shí)序圖對(duì)比下

時(shí)序圖里沒有畫出 data 有效數(shù)據(jù)跟無效數(shù)據(jù)(就是陰影部分)的范圍,但 tFRAME 的值之所以是 1.3~1.9,就是因?yàn)?data 有有效數(shù)據(jù)跟無效數(shù)據(jù)范圍的原因,把時(shí)序圖的有效數(shù)據(jù)和無效數(shù)據(jù)范圍畫出來,就容易跟 template 里的時(shí)序圖進(jìn)行匹配了。

原文標(biāo)題:本周一問 | Select io 解串行數(shù)據(jù), 時(shí)序約束不通過問題

文章出處:【微信公眾號(hào):XILINX技術(shù)社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

原文標(biāo)題:本周一問 | Select io 解串行數(shù)據(jù), 時(shí)序約束不通過問題

文章出處:【微信號(hào):gh_2d1c7e2d540e,微信公眾號(hào):XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    精準(zhǔn)時(shí)序的守護(hù)者——時(shí)間繼電器測(cè)試校準(zhǔn)裝置深度應(yīng)用解析、時(shí)間繼電器檢測(cè)、時(shí)間繼電器測(cè)試儀

    和智能化的操作體驗(yàn),成為各行業(yè)時(shí)序控制校準(zhǔn)的核心利器,為關(guān)鍵設(shè)備的穩(wěn)定運(yùn)行筑起堅(jiān)實(shí)屏障。 一、電力系統(tǒng):筑牢安全運(yùn)行的時(shí)序防線 電力系統(tǒng)的穩(wěn)定運(yùn)行離不開精準(zhǔn)的繼電保護(hù)機(jī)制,時(shí)間繼電器作為故障切除、設(shè)備聯(lián)動(dòng)的核心部件,其性能
    的頭像 發(fā)表于 03-25 09:28 ?110次閱讀

    燒錄芯片總失敗?五大常見錯(cuò)誤與解決方法

    產(chǎn)線常見 Verify Error 校驗(yàn)錯(cuò)誤,多非芯片本身問題,而是五大典型因素導(dǎo)致:燒錄座接觸不良、電源供電不穩(wěn)、信號(hào)與時(shí)序異常、加密保護(hù)誤觸、靜電與溫度影響。按物理連接、電氣環(huán)境、軟件配置逐級(jí)排查,規(guī)范耗材更換與產(chǎn)線防護(hù),可顯著提升燒錄良率與穩(wěn)定性。
    的頭像 發(fā)表于 02-24 15:37 ?1266次閱讀

    詳細(xì)解釋Keil-MDK中Code、RO-data、RW-data、ZI-data的含義

    中使用定義的全局變量,且定義時(shí)賦予“0值”給該變量(如若定義該變量時(shí)沒有賦予初始值,編譯器會(huì)把它當(dāng)ZI-data來對(duì)待,初始化為0); 二、程序存儲(chǔ)詳解: 關(guān)于哪些數(shù)據(jù)存儲(chǔ)在Flash區(qū)域,哪些數(shù)據(jù)存儲(chǔ)在
    發(fā)表于 01-21 07:19

    鎖存器中的時(shí)間借用概念與靜態(tài)時(shí)序分析

    對(duì)于基于鎖存器的設(shè)計(jì),靜態(tài)時(shí)序分析會(huì)應(yīng)用一個(gè)稱為時(shí)間借用的概念。本篇博文解釋了時(shí)間借用的概念,若您的設(shè)計(jì)中包含鎖存器且時(shí)序報(bào)告中存在時(shí)間借用
    的頭像 發(fā)表于 12-31 15:25 ?5605次閱讀
    鎖存器中的<b class='flag-5'>時(shí)間</b>借用概念與靜態(tài)<b class='flag-5'>時(shí)序</b>分析

    RT-Thread ULOG: 創(chuàng)建多個(gè)文件后端并保存不同日志方法 | 技術(shù)集結(jié)

    目錄前言使用場(chǎng)景實(shí)現(xiàn)功能具體操作1前言在項(xiàng)目開發(fā)中需要使用到日志功能來調(diào)試和查看問題。有些問題并不會(huì)在我們實(shí)時(shí)查看的時(shí)候發(fā)生,而是在你上個(gè)廁所的功夫可能就發(fā)生了。如果上位機(jī)的緩沖區(qū)不夠大,可能錯(cuò)誤
    的頭像 發(fā)表于 12-15 19:22 ?5171次閱讀
    RT-Thread ULOG: 創(chuàng)建多個(gè)文件后端并<b class='flag-5'>保存</b>不同日志方法 | 技術(shù)集結(jié)

    電能質(zhì)量在線監(jiān)測(cè)裝置的相序錯(cuò)誤記錄功能可以保存多久?

    電能質(zhì)量在線監(jiān)測(cè)裝置的相序錯(cuò)誤記錄保存時(shí)間, 受設(shè)備類型、存儲(chǔ)配置、行業(yè)標(biāo)準(zhǔn)及應(yīng)用場(chǎng)景影響,從數(shù)天到數(shù)年不等 ,具體如下: 一、相序錯(cuò)誤記錄的存儲(chǔ)特性 相序
    的頭像 發(fā)表于 12-05 17:32 ?2195次閱讀
    電能質(zhì)量在線監(jiān)測(cè)裝置的相序<b class='flag-5'>錯(cuò)誤</b>記錄功能可以<b class='flag-5'>保存</b>多久?

    為什么裝上了電池RTC的顯示模塊在掉電以后還是無法保存時(shí)鐘時(shí)間

    請(qǐng)問,為什么裝上了電池RTC的顯示模塊在掉電以后還是無法保存時(shí)鐘時(shí)間?
    發(fā)表于 10-25 15:21

    關(guān)于綜合保持時(shí)間約束不滿足的問題

    1、將 nuclei-config.xdc 和 nuclei-master.xdc 加入到項(xiàng)目工程中,綜合得到時(shí)序約束報(bào)告如下: 保持時(shí)間約束不滿足,分析原因,發(fā)現(xiàn)所有不滿足均出現(xiàn)在
    發(fā)表于 10-24 07:42

    功率分析儀的“存儲(chǔ)”與“數(shù)據(jù)保存”模式如何保存測(cè)量數(shù)據(jù)呢?

    數(shù)據(jù)保存”模式和“存儲(chǔ)”模式將通過差異化功能設(shè)定滿足用戶多樣化的數(shù)據(jù)存儲(chǔ)需求:當(dāng)您僅需保存一組數(shù)據(jù)時(shí)可選擇“數(shù)據(jù)保存”模式;而當(dāng)您需要連續(xù)記錄數(shù)據(jù)時(shí)則可選擇“存儲(chǔ)”模式。
    的頭像 發(fā)表于 07-23 17:51 ?1143次閱讀
    功率分析儀的“存儲(chǔ)”與“數(shù)據(jù)<b class='flag-5'>保存</b>”模式如何<b class='flag-5'>保存</b>測(cè)量數(shù)據(jù)呢?

    HarmonyOS實(shí)戰(zhàn):一招搞定保存圖片到相冊(cè)

    保存圖片功能幾乎是每個(gè)應(yīng)用程序必備的功能之一,當(dāng)用戶遇到喜歡的圖片時(shí)可以保存到手機(jī)相冊(cè)。那么在鴻蒙中保存圖片是否也需要申請(qǐng)用戶存儲(chǔ)權(quán)限以及如何將圖片保存到相冊(cè),本文將詳細(xì)講述怎么
    的頭像 發(fā)表于 06-24 17:04 ?1407次閱讀

    是否有關(guān)于如何通過 I2C 總線上的 uProcessor 或 FPGA 與芯片通信的文檔?

    我們正在做一個(gè)項(xiàng)目,我們想回讀電纜中的eMarker芯片。 瀏覽不同的評(píng)估板和數(shù)據(jù)表,看來我們需要為芯片編譯代碼。 1. 芯片是否預(yù)配置了默認(rèn)固件? 2. 是否有關(guān)于如何通過 I2C 總線
    發(fā)表于 05-29 06:13

    如何自動(dòng)測(cè)量CAN收發(fā)器的延遲時(shí)間?

    在CAN總線系統(tǒng)的設(shè)計(jì)中,物理層的延遲主要來源于收發(fā)器,它影響到系統(tǒng)的性能以及系統(tǒng)響應(yīng)能力,過大的延遲會(huì)導(dǎo)致系統(tǒng)無法應(yīng)用較高的波特率、總線位錯(cuò)誤頻發(fā)、通信時(shí)序異常等,通過在線測(cè)量和評(píng)估CAN收發(fā)器
    的頭像 發(fā)表于 05-28 11:39 ?1320次閱讀
    如何自動(dòng)測(cè)量CAN收發(fā)器的延遲<b class='flag-5'>時(shí)間</b>?

    如何將dif_time打印到 uart 或?qū)⑵?b class='flag-5'>保存在文件中?

    uint8_t 緩沖區(qū),然后將其打印到 UART 控制臺(tái)或保存在文件中。 我正在尋找一些有關(guān)如何實(shí)現(xiàn)這一目標(biāo)的指導(dǎo)! 代碼片段 //全局變量 uint32_t 開始時(shí)間; uint32_t停止
    發(fā)表于 05-15 06:51

    求助 有那些機(jī)構(gòu) 有關(guān)于 GB/T 4706.1 國標(biāo)的實(shí)操培訓(xùn)

    求助 有那些機(jī)構(gòu) 有關(guān)于 GB/T 4706.1 國標(biāo)的實(shí)操培訓(xùn)
    發(fā)表于 04-30 16:20

    FPGA時(shí)序約束之設(shè)置時(shí)鐘組

    Vivado中時(shí)序分析工具默認(rèn)會(huì)分析設(shè)計(jì)中所有時(shí)鐘相關(guān)的時(shí)序路徑,除非時(shí)序約束中設(shè)置了時(shí)鐘組或false路徑。使用set_clock_groups命令可以使時(shí)序分析工具不分析時(shí)鐘組中時(shí)
    的頭像 發(fā)表于 04-23 09:50 ?1604次閱讀
    FPGA<b class='flag-5'>時(shí)序</b>約束之設(shè)置時(shí)鐘組
    泊头市| 南靖县| 洪泽县| 庆元县| 铁岭市| 镇安县| 社旗县| 武乡县| 平利县| 商河县| 科技| 永福县| 界首市| 金平| 南雄市| 乌拉特后旗| 济宁市| 高雄县| 信丰县| 清涧县| 滁州市| 三原县| 桐城市| 平昌县| 馆陶县| 聊城市| 永善县| 西丰县| 柘城县| 铜川市| 金山区| 永川市| 南开区| 上杭县| 永平县| 宜兰县| 孙吴县| 平江县| 简阳市| 定边县| 澎湖县|