哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA IP是否可以用于附近的SoC

星星科技指導(dǎo)員 ? 來源:嵌入式計算設(shè)計 ? 作者:Brandon Lewis ? 2022-06-09 17:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

越集成越好。這在嵌入式領(lǐng)域比以往任何時候都更加真實。為了證明,請查看片上系統(tǒng) (SoC) 格局。

在過去 20 年中,SoC 集成度穩(wěn)步提高,最初包括嵌入式存儲器和電源管理模塊,現(xiàn)在集成了從模擬和混合信號 IP 到圖形和數(shù)字信號協(xié)處理器再到安全和連接子系統(tǒng)的所有內(nèi)容(圖 1)。對于更高性能的應(yīng)用,這一進(jìn)程的下一步是啟用具有硬件加速功能的 SoC,從而引入下一代 SoC IP——嵌入式現(xiàn)場可編程門陣列 (eFPGA)。

pYYBAGKhvZaAW5HnAAEM3ebNjpA105.png

【圖1 | 片上系統(tǒng) (SoC) IP 集成的演進(jìn)。]

加速向嵌入式 FPGA IP 發(fā)展

FPGA 于 1980 年代推出,其靈活性使其立即適用于需要晶體管-晶體管邏輯 (TTL) 集成和可編程 I/O 的設(shè)計,作為現(xiàn)成的特定應(yīng)用標(biāo)準(zhǔn)產(chǎn)品 (ASSP) 和特定應(yīng)用集成電路ASIC) 并不總是配備給定系統(tǒng)所需的端口。再加上隨后幾年不斷增長的連接需求,這種靈活性使 FPGA 用于連接數(shù)據(jù)中心中的處理器陣列,也被部署為單獨(dú)的協(xié)處理器,以計算各種信號處理應(yīng)用程序中復(fù)雜的自定義并行工作負(fù)載。更廣泛的使用和曝光導(dǎo)致 FPGA 密度、性能和成本的提高,并且該技術(shù)的市場從 1987 年的 1400 萬美元激增到 2013 年的近 54 億美元。

隨著當(dāng)今的數(shù)據(jù)中心和網(wǎng)絡(luò)應(yīng)用繼續(xù)推動對更低延遲和更高性能的不懈需求,芯片制造商已開始研究將 FPGA IP 直接集成到其 SoC 設(shè)計中的好處。曾經(jīng)被認(rèn)為過于困難和過于昂貴,將可編程硬件加速塊實現(xiàn)到 SoC 中的計算優(yōu)勢是不可否認(rèn)的,因為 FPGA 不依賴于多核 CPU 的不可擴(kuò)展的順序處理范例,而是能夠在一個單一的時鐘周期(圖2)。僅英特爾就提供了這種趨勢的雙重例子,因為 2015 年該公司收購了 FPGA 巨頭 Altera 以保持其在數(shù)據(jù)中心市場的主導(dǎo)地位,

pYYBAGKhvZyAfZ7AAAJz0IUI3q8508.png

【圖2 | 通過 FPGA IP 將可編程硬件加速塊集成到 SoC 中,與傳統(tǒng)的附加 CPU 串行處理相比,處理能力提高了 10 倍。]

但為什么所有的樂趣都應(yīng)該僅限于英特爾呢?它不是。最近,Achronix Semiconductor 發(fā)布了其 Speedcore eFPGA IP。

利用靈活性的力量

Speedcore eFPGA IP 已經(jīng)醞釀了三年,其中大部分時間都在應(yīng)對挑戰(zhàn),即制造一種具有內(nèi)在靈活性的技術(shù),而且足夠堅固,可以在各種 SoC 設(shè)計中快速實施。為實現(xiàn)這一目標(biāo),Achronix 工程師采用了模塊化架構(gòu)方法,允許高效開發(fā)尺寸獨(dú)特的 FPGA 內(nèi)核結(jié)構(gòu),所有功能塊均采用標(biāo)準(zhǔn)接口路由和單元尺寸(圖 3)。因此,可以將 Speedcore IP 設(shè)想為支持多種時序收斂方法的“類似樂高”的 IP 組合、無需電源排序要求的共享或單獨(dú)電源選項,以及構(gòu)建可變寬度數(shù)據(jù)路徑的能力。

pYYBAGKhvaKAESI5AADXIBppq0A117.png

【圖3 | Achronix Speedcore 嵌入式 FPGA IP (eFPGA) 基于“類樂高”架構(gòu),允許 SoC 設(shè)計人員自定義查找表、DSP 和內(nèi)存塊、I/O 端口和電源的數(shù)量。]

pYYBAGKhvaiAcyZyAAEtlVF9UgA816.png

【圖4 | Speedcore eFPGA IP 可使用 Achronix 的 ACE 設(shè)計工具進(jìn)行配置,該工具支持常見的電子設(shè)計自動化 (EDA) 流程。]

雖然 FPGA 架構(gòu)可以為 SoC 提供強(qiáng)大的馬力,如前所述,但將其作為 IP 嵌入具有一些可能不會立即顯現(xiàn)的輔助優(yōu)勢。這些都源于這樣一個事實,即 Speedcore 等技術(shù)是作為 IP 而不是分立芯片實現(xiàn)的,從而降低了電路板尺寸、功耗、成本和延遲。

首先,就電路板尺寸而言,大約 50% 的典型 FPGA 占位面積專用于可編程 I/O、SerDes 連接器和接口控制器,所有這些都是可有可無的,因為必要的 I/O 作為核心 FPGA 的一部分存在使用直接導(dǎo)線連接到 SoC 的結(jié)構(gòu)(圖 5)。此外,還可以省去電源調(diào)節(jié)器、時鐘發(fā)生器和單獨(dú)的冷卻設(shè)備等外圍組件。

poYBAGKhvbCATkm7AAEhKJVh7YI504.png

【圖5 | 通過消除獨(dú)立 FPGA 所需的 SerDes 連接器、接口控制器和其他組件,Speedcore eFPGA IP 可以減少電路板尺寸、延遲、功耗和成本。]

因此,印刷電路板 (PCB) 占用空間的減少、單獨(dú)芯片的缺失以及其他支持組件的移除有助于降低整體系統(tǒng)成本(根據(jù) Achronix 的數(shù)據(jù),高達(dá) 90%)。此外,更少的設(shè)備加上性能的提高可以讓處理任務(wù)更快地完成,這也有助于最大限度地降低功耗(該公司表示,功耗降低高達(dá) 50%)。

但回到性能方面,移除會增加延遲的 SerDes 連接器還允許直接從 FPGA 內(nèi)核和主 CPU 構(gòu)建寬寄存器接口路徑,從而最大限度地減少與獨(dú)立 FPGA 相關(guān)的通信瓶頸(圖 6)。

poYBAGKhvbWAE0oUAAEbwKnodP4252.png

【圖6 | 在利用 eFPGA IP 的 SoC 設(shè)計中缺少 SerDes 連接器可以顯著降低分立 FPGA 解決方案的延遲。]

FPGA IP 能否進(jìn)入您附近的 SoC?

Speedcore eFPGA IP 目前面向需要大量并行處理的應(yīng)用,例如 5G 基站的數(shù)字前端 (DFE)、軟件定義網(wǎng)絡(luò) (SDN) 和高性能云計算,但隨著數(shù)量的增加,我們能否期待在更深入的嵌入式應(yīng)用中看到這種技術(shù)?

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1663

    文章

    22491

    瀏覽量

    638890
  • 連接器
    +關(guān)注

    關(guān)注

    105

    文章

    16329

    瀏覽量

    147823
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4619

    瀏覽量

    230065
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:特性、參數(shù)與應(yīng)用

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:特性、參數(shù)與應(yīng)用 在當(dāng)今的電子設(shè)計領(lǐng)域,現(xiàn)場可編程門陣列(FPGA)和片上系統(tǒng)(
    的頭像 發(fā)表于 04-07 16:45 ?119次閱讀

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、規(guī)格與應(yīng)用考量

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、規(guī)格與應(yīng)用考量 在當(dāng)今電子設(shè)計領(lǐng)域,FPGA(現(xiàn)場可編程門陣列)和
    的頭像 發(fā)表于 04-07 12:05 ?155次閱讀

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、特性與應(yīng)用

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、特性與應(yīng)用 在當(dāng)今電子科技飛速發(fā)展的時代,現(xiàn)場可編程門陣列(FPGA)和片上系統(tǒng)(
    的頭像 發(fā)表于 04-07 11:55 ?182次閱讀

    深入解析IGLOO2 FPGA和SmartFusion2 SoC FPGA:特性、參數(shù)與應(yīng)用

    深入解析IGLOO2 FPGA和SmartFusion2 SoC FPGA:特性、參數(shù)與應(yīng)用 在當(dāng)今電子技術(shù)飛速發(fā)展的時代,FPGA(現(xiàn)場可編程門陣列)和
    的頭像 發(fā)表于 04-07 11:55 ?185次閱讀

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應(yīng)用潛力

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應(yīng)用潛力 在當(dāng)今電子科技飛速發(fā)展的時代,FPGASoC
    的頭像 發(fā)表于 02-10 11:30 ?294次閱讀

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析 作為一名電子工程師,在日常的設(shè)計工作中,FPGAS
    的頭像 發(fā)表于 02-09 17:20 ?509次閱讀

    使用Aurora 6466b協(xié)議實現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對接。我們還將涵蓋有關(guān) IP 配置、FPG
    的頭像 發(fā)表于 01-13 14:04 ?3761次閱讀
    使用Aurora 6466b協(xié)議實現(xiàn)AMD UltraScale+ <b class='flag-5'>FPGA</b>與AMD Versal自適應(yīng)<b class='flag-5'>SoC</b>的對接

    如何自己設(shè)計一個基于RISC-V的SoC架構(gòu),最后可以FPGA上跑起來?

    如何自己設(shè)計一個基于RISC-V的SoC架構(gòu),最后可以FPGA上跑起來
    發(fā)表于 11-11 08:03

    搭建soc時候,可以內(nèi)部接并行的flash IP,寫了控制接口,轉(zhuǎn)換接口,這可行嗎?

    搭建soc時候,可以內(nèi)部接并行的flash IP,寫了控制接口,轉(zhuǎn)換接口,這可行嗎?還需要怎加哪些模塊呢
    發(fā)表于 11-06 07:40

    Cadence受邀參加IP SoC China 2025

    2025 年 9 月 11 日,由 Design & Reuse 主辦的 IP SoC China 2025 將在上海淳大萬麗酒店舉辦。
    的頭像 發(fā)表于 09-09 14:09 ?1113次閱讀

    Altera Agilex? 3 FPGASoC FPGA

    Altera Agilex? 3 FPGASoC FPGA Altera/Intel Agilex? 3 FPGASoC
    的頭像 發(fā)表于 08-06 11:41 ?4447次閱讀
    Altera Agilex? 3 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b> <b class='flag-5'>FPGA</b>

    請問InConnect 是否可以用實際 IP 而不是用虛擬 IP 映射實際IP

    但是這樣子使用的話,我只能通過這個虛擬IP來連接設(shè)備,那樣子我的PLC編程軟件就不能連接上設(shè)備了因為IP和實際的不一樣,我能通過什么辦法來讓映射出來的虛擬IP和我的實際設(shè)備IP一致嗎?
    發(fā)表于 08-06 07:54

    IP6825可以過EPP么?

    IP6825作為無線充電發(fā)射端控制SoC芯片,支持WPC Qi最新標(biāo)準(zhǔn),支持5W功率傳輸,但不支持EPP。
    的頭像 發(fā)表于 05-16 09:03 ?833次閱讀
    <b class='flag-5'>IP</b>6825<b class='flag-5'>可以</b>過EPP么?

    用于Versal的AMD Vivado 加快FPGA開發(fā)完成Versal自適應(yīng)SoC設(shè)計

    設(shè)計、編譯、交付,輕松搞定。更快更高效。 Vivado 設(shè)計套件提供經(jīng)過優(yōu)化的設(shè)計流程,讓傳統(tǒng) FPGA 開發(fā)人員能夠加快完成 Versal 自適應(yīng) SoC 設(shè)計。 面向硬件開發(fā)人員的精簡設(shè)計流程
    的頭像 發(fā)表于 05-07 15:15 ?1455次閱讀
    適<b class='flag-5'>用于</b>Versal的AMD Vivado  加快<b class='flag-5'>FPGA</b>開發(fā)完成Versal自適應(yīng)<b class='flag-5'>SoC</b>設(shè)計

    燦芯半導(dǎo)體受邀參加IP-SoC Silicon Valley 2025

    近日,由Design & Reuse主辦的IP-SoC Silicon Valley 2025 Day在美國硅谷成功舉辦,活動專注于為IP/SoC供應(yīng)商提供展示創(chuàng)新IP
    的頭像 發(fā)表于 04-28 11:52 ?1133次閱讀
    吉木乃县| 双鸭山市| 宁海县| 德令哈市| 喀什市| 怀柔区| 琼中| 瓮安县| 化州市| 江都市| 时尚| 梓潼县| 淄博市| 长白| 桑植县| 和林格尔县| 锦州市| 马尔康县| 获嘉县| 博乐市| 会昌县| 宜川县| 舟山市| 康定县| 阿克| 洪湖市| 曲靖市| 隆尧县| 山东省| 普安县| 花莲县| 滨海县| 荔浦县| 清河县| 佳木斯市| 新兴县| 那曲县| 和林格尔县| 英德市| 晋宁县| 门源|