哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硅通孔設(shè)計有助于實現(xiàn)更先進的封裝能力

封裝與高速技術(shù)前沿 ? 來源:封裝與高速技術(shù)前沿 ? 作者:封裝與高速技術(shù)前 ? 2022-10-27 12:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文要點:

3D 集成電路需要一種方法來連接封裝中垂直堆疊的多個裸片

由此,與制造工藝相匹配的硅通孔(Through-Silicon Vias,TSV)設(shè)計應(yīng)運而生

硅通孔設(shè)計有助于實現(xiàn)更先進的封裝能力,可以在封裝的不同部分混用不同的通孔設(shè)計

3D 集成電路或2.5D 封裝方法,以及新的處理器ASIC,都依賴于以某種方式來連接封裝上相互堆疊的裸片。硅通孔是一種主要的互連技術(shù),用于在 2.5D/3D 封裝中通過中介層、基板、電源和堆疊的裸片間提供電氣連接。這些通孔提供了與 PCB 中相同的互連功能,但設(shè)計方法完全不一樣,需要根據(jù)它們在制造過程中的不同來設(shè)計。

如今,現(xiàn)代集成電路較常使用單一樣式的硅通孔,這是因為用于裸片堆疊互連的沉積工藝較難實現(xiàn)。盡管在實現(xiàn)方面沒有太多的靈活性,但硅通孔使 2.5D 封裝和堆疊式集成電路的規(guī)模逐步縮小,在bump 數(shù)量增多的情況下,依然可以使bump的中體尺寸變小。在我們?yōu)樵O(shè)計選擇硅通孔樣式之前,需要考慮制造工藝以及硅通孔在制造中的困難。

硅通孔設(shè)計

a482c74e-55b0-11ed-a3b6-dac502259ad0.jpg

3D 集成封裝基于裸片與中介層之間的垂直互連

硅通孔有三種設(shè)計樣式,用于連接中介層上堆疊的 3D 裸片,需要根據(jù)制造過程中的實現(xiàn)情況來選擇這些堆疊。硅通孔結(jié)構(gòu)一般用于集成了堆疊邏輯和存儲器的 2.5D/3D 集成系統(tǒng)級封裝。由于高帶寬存儲器占用了大量的封裝基板面積,針對這些部分使用硅通孔有諸多好處,可以沿著垂直堆疊的方向提供裸片之間的連接。

在 3D 集成電路中使用

硅通孔可以放置在 3D 集成電路中使用的裸片-裸片/裸片-晶圓工藝中,以定義通過基板和 I/O 的連接。下圖是以三種樣式實現(xiàn)的硅通孔截面示意圖。在這些圖中,通孔提供了一個長的垂直連接,垂直橫跨基板,并可進入多個裸片層。

3D 集成電路中的硅通孔可以采用三種方法進行設(shè)計和放置:

a4bca464-55b0-11ed-a3b6-dac502259ad0.png

硅通孔的先通孔、中通孔和后通孔工藝

先通孔

先制作通孔,然后再將元件或鍵合裸片擺放在中介層上。首先,在通孔中沉積金屬,然后覆蓋結(jié)構(gòu)的頂部。堆疊裸片之間的金屬化連接,用于連接基板層并完成與硅通孔的連接。

放置通孔需要在金屬化之前、擺放電路之后進行。在堆疊過程中,通孔結(jié)構(gòu)要達到不同的層,并提供層之間的連接。盲孔、埋孔和通孔版本的硅通孔可以在這個過程中輕松放置。

中通孔

后通孔

顧名思義,通孔是在堆疊和金屬化之后形成的,也叫做背面硅通孔。在這個過程中,將一個長的通孔結(jié)構(gòu)沿著封裝放置并穿過基板。該過程不影響金屬化,也不需要在晶圓減薄過程中納入顯現(xiàn) (reveal) 工藝。

用于在硅片上形成這些硅通孔的主要活性離子蝕刻工藝,是使用六氟化硫 (SF6) 和 C4F8 鈍化的 Bosch 蝕刻工藝。雖然非常大的孔可以由蝕刻掩膜定義并通過這種工藝形成,但蝕刻率對孔的長寬比非常敏感。在蝕刻之后,利用銅的電化學(xué)沉積來形成種子層,并通過電鍍堆積出孔的結(jié)構(gòu)。

在中介層和晶圓級封裝中使用

硅通孔也可用于中介層,將多個芯片或堆疊的裸片連接成 2.5D 封裝。擺放在中介層上的單個芯片可以是單片集成電路或硅上堆疊裸片,每個都有自己的硅通孔。這些堆疊的元件也可以是細間距 BGA/倒裝芯片封裝中的非標(biāo)準(zhǔn)元件,直接粘合在中介層的金屬焊盤上。然后,中介層利用倒裝芯片 bump 安裝到封裝基板上,如下圖所示:

a4dad3a8-55b0-11ed-a3b6-dac502259ad0.png

硅中介層上的 2.5D 集成封裝

中介層中硅通孔的制造工藝與單片或裸片堆疊 3D 集成電路(見上文)的制造工藝基本相同,涉及類似的蝕刻和堆積工藝。這種工藝也可以直接在芯片的晶圓上制造通孔和形成封裝,稱為晶圓級封裝。然后,這些晶圓級封裝可以粘合到異構(gòu) 3D 集成電路上,或者可以形成 bump,直接安裝到 2.5D 封裝中使用的中介層上。

硅通孔對信號完整性有何影響

按照集成電路的尺寸標(biāo)準(zhǔn),硅通孔的結(jié)構(gòu)非常大,并且長寬比較高,因此在選擇硅通孔時要格外關(guān)注成本,因為這些大型結(jié)構(gòu)需要更長的加工時間。此外,其直徑可以達到幾微米,且可能帶有扇形輪廓,會帶來可靠性問題。然而,盡管制造復(fù)雜性有所增加,但考慮到信號和電源完整性,依然利大于弊,包括:

電源損耗更低,因為硅通互連比水平通道要短

沿著互連長度的寄生效應(yīng)更小

由于寄生電容更少,信號轉(zhuǎn)換更快

對繼續(xù)進行 3D 集成和異構(gòu)集成來說是十分必要的

如果 VLSI 設(shè)計師想為專門的應(yīng)用開發(fā)更先進的元件,就需要在物理布局中設(shè)計硅通孔,并運行基本的信號仿真來驗證電氣行為。

如果想在設(shè)計中實現(xiàn) 2.5D/3D 封裝的所有優(yōu)勢,請使用 Cadence 的全套系統(tǒng)分析工具。VLSI 設(shè)計師可以將多個特征模塊集成到新的設(shè)計中,并定義中介層連接,實現(xiàn)持續(xù)集成和擴展。強大的場求解器提供全套軟件仿真功能,與電路設(shè)計和 PCB layout 軟件集成,打造了一個完整的系統(tǒng)設(shè)計工具包,適用于各類應(yīng)用和各種復(fù)雜程度的設(shè)計。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5464

    文章

    12671

    瀏覽量

    375627
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4417

    文章

    23959

    瀏覽量

    426034
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    9321

    瀏覽量

    149028

原文標(biāo)題:技術(shù)博客 I 3D-IC 中 硅通孔TSV 的設(shè)計與制造

文章出處:【微信號:封裝與高速技術(shù)前沿,微信公眾號:封裝與高速技術(shù)前沿】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    真空共晶爐/真空焊接爐——詳講

    首先是的三種主要集成方案: 集成方案根據(jù)在芯片制造流程中執(zhí)行的順序不同,主要可以分為三大類:Via-First(先通)、Via
    的頭像 發(fā)表于 04-02 13:07 ?1210次閱讀
    真空共晶爐/真空焊接爐——<b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>詳講

    真空共晶爐/真空焊接爐——詳講

    集成方案根據(jù)在芯片制造流程中執(zhí)行的順序不同,主要可以分為三大類:Via-First(先通)、Via-Middle(中通)、Via-Last(后通
    的頭像 發(fā)表于 04-01 13:07 ?96次閱讀
    真空共晶爐/真空焊接爐——<b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>詳講

    先進封裝不是選擇題,而是成題

    封裝
    北京中科同志科技股份有限公司
    發(fā)布于 :2026年03月09日 16:52:56

    SmartDV與Mirabilis Design宣布就SmartDV IP系統(tǒng)級模型達成戰(zhàn)略合作

    本次合作有助于實現(xiàn)更快速、更高質(zhì)量的早期架構(gòu)探索與RTL開發(fā)前優(yōu)化
    的頭像 發(fā)表于 02-12 15:58 ?1422次閱讀

    惠海H6902B升壓恒流芯片PWM調(diào)光 支持2.7V24V36V48V60V80V升24V36V48V

    的影響;過溫保護功能會在環(huán)境溫度過高時自動調(diào)整輸出功率;軟啟動電路能夠抑制開機瞬間的電流沖擊,這些設(shè)計有助于提升系統(tǒng)的使用穩(wěn)定性與使用壽命。? 封裝設(shè)計上,H6902B 采用 ESOP8 封裝,通過底部
    發(fā)表于 11-14 10:03

    借助高度集成的實時控制MCU實現(xiàn)平穩(wěn)、靜音的電機性能

    在統(tǒng)一的處理環(huán)境中實現(xiàn)高級電機控制技術(shù),例如無傳感器磁場定向控制 (FOC) 或振動補償,有助于顯著減少協(xié)調(diào)工作量,減少時序變化并實現(xiàn)更可預(yù)測的行為。從軟件角度來看,TI的 F28E120SC 等高
    的頭像 發(fā)表于 10-21 08:17 ?9582次閱讀
    借助高度集成的實時控制MCU<b class='flag-5'>實現(xiàn)</b><b class='flag-5'>更</b>平穩(wěn)、<b class='flag-5'>更</b>靜音的電機性能

    TGV產(chǎn)業(yè)發(fā)展:玻璃通技術(shù)如何突破力學(xué)瓶頸?

    這場技術(shù)革命中,玻璃基板封裝憑借其優(yōu)異的物理特性——更大的封裝尺寸、更低的傳輸損耗、更強的抗翹曲能力,被視為替代中介層的關(guān)鍵材料。然而,玻璃通
    的頭像 發(fā)表于 10-21 07:54 ?1201次閱讀

    電鍍材料在先進封裝中的應(yīng)用

    (TSV)技術(shù)借助晶圓內(nèi)部的垂直金屬通,達成芯片間的直接電互連。相較于傳統(tǒng)引線鍵合等互連方案,TSV 技術(shù)的核心優(yōu)勢在于顯著縮短互連路徑(較引線鍵合縮短 60%~90%)與提
    的頭像 發(fā)表于 10-14 08:30 ?7093次閱讀
    <b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>電鍍材料在<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>中的應(yīng)用

    TSV制造工藝概述

    (Through Silicon Via,TSV)技術(shù)是一種通過在介質(zhì)層中制作垂直導(dǎo)通并填充導(dǎo)電材料來實現(xiàn)芯片間垂直互連的
    的頭像 發(fā)表于 10-13 10:41 ?4227次閱讀
    TSV制造工藝概述

    用于高性能半導(dǎo)體封裝的玻璃通技術(shù)

    半導(dǎo)體行業(yè)正在經(jīng)歷向更緊湊、更高效封裝解決方案的轉(zhuǎn)型。隨著移動設(shè)備和物聯(lián)網(wǎng)(IoT)應(yīng)用對更小、薄且具有增強電氣可靠性的封裝提出需求,研究人員將注意力轉(zhuǎn)向3D封裝技術(shù)。雖然
    的頭像 發(fā)表于 09-17 15:51 ?1272次閱讀
    用于高性能半導(dǎo)體<b class='flag-5'>封裝</b>的玻璃通<b class='flag-5'>孔</b>技術(shù)

    大模型真的有助于自動駕駛落地嗎?

    其實大模型帶來的并不是單一的“萬能解”,而是一個能夠顯著提升認知、生成和推理能力的新工具箱。它能加速數(shù)據(jù)閉環(huán)、提升對復(fù)雜場景的理解、改善人機交互、并在工程流程中提高效率。
    的頭像 發(fā)表于 08-16 09:43 ?1302次閱讀
    大模型真的<b class='flag-5'>有助于</b>自動駕駛落地嗎?

    FUTEK TFF400通扭矩傳感器概述

    TFF400扭矩傳感器的頂部和底部都配有法蘭,每個法蘭都配置內(nèi)螺紋和一個中心沉。這不僅提供嚴(yán)格的公差,還有助于使零件保持一致,以便接口。
    的頭像 發(fā)表于 07-18 10:13 ?874次閱讀

    先進封裝中的RDL技術(shù)是什么

    前面分享了先進封裝的四要素一分鐘讓你明白什么是先進封裝,今天分享一下先進封裝四要素中的再布線(R
    的頭像 發(fā)表于 07-09 11:17 ?5108次閱讀
    <b class='flag-5'>先進</b><b class='flag-5'>封裝</b>中的RDL技術(shù)是什么

    H5628K照明燈12V-16.8V轉(zhuǎn)3V2A恒流IC方案

    負載電流為正常情況的50%。 H5628K采用的是ESOP - 8封裝,芯片底部設(shè)計有散熱片并連接到SW腳,這有助于芯片實現(xiàn)有效散熱。
    發(fā)表于 06-18 16:38

    80V降5V1.5A激光燈恒流驅(qū)動器H5628K

    負載電流為正常情況的50%。 H5628K采用的是ESOP - 8封裝,芯片底部設(shè)計有散熱片并連接到SW腳,這有助于芯片實現(xiàn)有效散熱。
    發(fā)表于 06-17 16:49
    商河县| 怀柔区| 体育| 阳高县| 齐河县| 三门县| 迁西县| 广河县| 沅江市| 五莲县| 通河县| 伊宁县| 龙门县| 洪泽县| 新源县| 弋阳县| 元朗区| 博爱县| 安新县| 始兴县| 井陉县| 阳新县| 彰化市| 宁波市| 黎平县| 苏尼特右旗| 鹤壁市| 特克斯县| 南漳县| 玉门市| 丹东市| 庆云县| 西安市| 阳城县| 禹州市| 保山市| 专栏| 莱阳市| 金阳县| 黄大仙区| 抚顺县|