哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【收藏】大牛總結(jié)的30個PCB布局的細(xì)節(jié)與心得

jf_pJlTbmA9 ? 2023-12-06 15:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

01.濾波電容要盡量與芯片電源近,振蕩器也是,在振蕩器前端放電阻。

02.改變電路板大小在Design的Board Shape里。

03.放置元件,過孔,焊盤,覆銅,放文本等都可用快捷鍵P+L。

04.畫完后要規(guī)定禁止布線層即KeepOut-Layer層,P+L布線。

05.覆銅(place polygon pour)之前要修改安全間距design rules(clearance 16mil左右)注意一般用Hatched,并且NET網(wǎng)絡(luò)連接到地GND,選擇pour all same net projects,還要去除死銅(remove dead copper)。

補(bǔ)充:多層覆銅要注意電源層和地層,因?yàn)?a target="_blank">FPGA里面的走線只有6mil,所以覆銅的時候要把rule->clearance設(shè)置為6mil再覆銅,在其他層覆銅的時候最好rule->clearance弄大一點(diǎn)16mil左右,再把規(guī)則改回去,這時候Track 8mil,Grid 24mil。

06.在頂層和底層覆銅時要注意Track 12mil,Grid 24mil。

07.地線和電源線一般要很粗60-80mil,正常最小線寬10mil,F(xiàn)PGA一般6mil。

08.排線操作用S+L,使用P+M布線,“<” “>”號調(diào)整間距,放導(dǎo)線用P+L,特別是在指定某一層比如禁止布線層的時候只能用這個。

09.小鍵盤加減+,-號為各層之間切換用,Page Up放大,Page Down縮小。

10.距離測量R+M,單位mil和毫米 mm切換用Q鍵。

11.放置器件時:X左右對稱,Y上下對稱,SPACE為90度翻轉(zhuǎn),器件查看屬性用Tab鍵。

12.畫封裝圖時,J+L為Jump to Location定位到某一點(diǎn)。

13.定基點(diǎn)畫封裝在Preference的PCB中的Display中Origin Maker。

14.畫PCB封裝時可用隊(duì)列粘貼P+S。

15.導(dǎo)入PCB更新時要在原理圖中UPdate,導(dǎo)入原理圖更新要在PCB中UPdate,這個時候如果不改變原理圖引腳順序可以使用project->option->option中的change sch pins不勾選來做到,交互式布線中經(jīng)常用到,但是需要注意:

有時候只更新一個器件就需要自己去找到要更新的網(wǎng)標(biāo)和器件,不要全更新。

16.加工時,一般加阻焊(表面為綠),絲?。@示器件標(biāo)識),板厚一般1.5-2mm。

17.畫PCB封裝圖要在TOP OverLayers(黃色)。

18.模擬電源和一般電源之間一般要加一個電感(10mH左右)消除信號的影響,加兩個0.1uf的電容濾波

19.單片機(jī)的模擬參考輸入端AREF要接電解電容濾波,而且要接模擬地,模擬地(AGND)與一般地(GND)之間加一個電阻,并且正負(fù)模擬參考輸入端之間要加電容(0.1uf)濾波。

20.自動標(biāo)號用Tools--Annotate Schematics。

21.畫器件原理圖的時候,善用器件排列規(guī)則來畫圖,比如輸入引腳在左邊,輸出在右邊,電源在上邊,地在下邊。

22.畫原理圖庫時,可以用分部分(part)來設(shè)計(jì)引腳特別多的芯片。

23.低電平可以使字母頭上顯示一個橫線來表示。

24.先選擇多個焊盤,按S加上component connection,再加上Multiple traces,選擇器件,加上~鍵。

25.在布置PCB時,必須先要設(shè)置規(guī)則(很重要),rule中要設(shè)置Via,Clearance等等。

26.Shift+S 看單層所有布線,Ctrl+鼠標(biāo)右鍵+拖動=放大或者縮小,多層布線非常有用。

27.當(dāng)重復(fù)器件比較多時候,使用排列組合Align,選擇要排列的元器件,快捷鍵shift+ctrl+H,水平均勻排列,shift+ctrl+V,垂直均勻排列,shift+ctrl+T,shift+ctrl+B。

28.把元件放到底層:選中器件,按L。

29.畫PCB時候,出現(xiàn)器件或者過孔綠色時,使用design->rule中設(shè)置規(guī)則,可以先用規(guī)則檢查查看是哪里出了問題。

30.群操作:選中你要操作的所有器件,使用Shift+鼠標(biāo)左鍵雙擊其中一個器件進(jìn)行屬性設(shè)置。

31.需要把原理圖或者PCB轉(zhuǎn)換為pdf格式:File->Smart PDF->選擇路徑和設(shè)置就可以得到原理圖pdf格式。

32.在一個工程中的所有原理圖中的網(wǎng)標(biāo)都是相通的,如果要用總圖和子圖,選擇Design->Creat Sheet Symbol From Sheet or HDL。

補(bǔ)充:

1、添加信號層用Design->Layer Stack Manager選中top Layer然后add;

2、扇出功能:FPGA多引腳可以Auto Route->Fanout->component然后選中你要扇出的器件,根據(jù)情況勾選;

3、改變PCB引腳順序后要反編譯到原理圖用Project->Project Option->options把其中的Changing Schematic Pins勾選項(xiàng)去掉,然后Design->Update Schmetics in xx.ProPCB。

4、交互式布線:就是改變其中的引腳順序需要注意:

首先要配置可以交換的管腳Tools->pin/Part Swapping->configure選中你要交換的芯片比如FPGA,然后選擇可以交換的IO管腳,不能選中時鐘和一些配置管腳比如nCSO,nCE,ASDO,DATA0等等,這些都不能交換,Show Assign IO pin Only,然后將他們選中后增加到一個組比如Type組;

Pin Swap勾選上這樣才允許交換引腳;

Tools->Pin/Part Swapping->Interactive Pin/Net swaping(快捷鍵TWI)。

5、布多層板注意:

FPGA內(nèi)部線寬6mil(這個要根據(jù)FPGA中引腳之間的最小間距來看!),通孔大小外圓20mil,內(nèi)圓8mil,電源類通孔外圓50內(nèi)圓20;

等長線:對時鐘同步嚴(yán)格要求的需要布等長線,查看PCB,view->Workspace Panels->PCB->PCB,將要布的網(wǎng)絡(luò)分成一組便于觀察線長(雙擊All Net添加一組網(wǎng)絡(luò)),Tools->Interactive Lenth Tuning(快捷鍵TR),選擇網(wǎng)絡(luò)中一根線后Tab可以設(shè)置增加網(wǎng)絡(luò),然后找到網(wǎng)絡(luò)中最長的線進(jìn)行等長布線,通過這個布線 ,之前要先連接好線,給出足夠空間c、差分線:對DVI接口需要布差分線,view->Workspace Panels->PCB->PCB然后選擇Differential Pairs Editor,新建你要布的差分線,也可以先在原理圖中標(biāo)注,然后用Tools->Interactive Diff Pair Lenth Tuning(快捷鍵TI),選中一根線后按Tab進(jìn)行你要布得最長的線為標(biāo)準(zhǔn)進(jìn)行布線;

按S+N可以選擇整條網(wǎng)絡(luò),有利于刪除;

使器件固定,雙擊后選擇locked。

補(bǔ)充:

1、必須要說的東西,板子最后的檢查非常重要,特別unrouted 檢查,板子焊接之前的電源和地檢查也是,不要釀成大錯;

2、在PCB中按L直接可以編輯各層的顯示和隱藏;

3、盡量十字叉交錯布線,減小信號干擾。

?免責(zé)聲明:本文轉(zhuǎn)載于網(wǎng)絡(luò),轉(zhuǎn)載此文目的在于傳播相關(guān)技術(shù)知識,版權(quán)歸原作者所有,如涉及侵權(quán),請聯(lián)系小編刪除。

  • 審核編輯 黃宇
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1663

    文章

    22491

    瀏覽量

    638880
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4415

    文章

    23950

    瀏覽量

    425972
  • PCB布局
    +關(guān)注

    關(guān)注

    9

    文章

    204

    瀏覽量

    28849
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何設(shè)置HDI PCB布局?

    如何設(shè)置HDI PCB布局 在電子設(shè)計(jì)領(lǐng)域,HDI(High Density Interconnect)PCB,即高密度互連印刷電路板,已成為現(xiàn)代電子設(shè)備中不可或缺的關(guān)鍵組件。其以高集成度、小體
    的頭像 發(fā)表于 03-30 17:01 ?940次閱讀
    如何設(shè)置HDI <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>?

    pcb布局建議

    照片中的這個元件(KF128L-5.08-2P 藍(lán)色 TH_KF128L-5.08-2P),在pcb布局上可不可以像這樣包起來(為了節(jié)約板子空間),
    發(fā)表于 03-29 20:46

    EMC PCB設(shè)計(jì)總結(jié)

    EMC PCB設(shè)計(jì)總結(jié)
    發(fā)表于 03-23 14:52 ?12次下載

    PCB拼板三大細(xì)節(jié)要點(diǎn)

    架等治具務(wù)必等廠商提供生產(chǎn)資料后再進(jìn)行制作,PCB廠商的生產(chǎn)資料是制作治具的唯一準(zhǔn)確依據(jù)。 拼板生產(chǎn)的本質(zhì)是設(shè)計(jì)需求與生產(chǎn)信息的精準(zhǔn)傳遞。 細(xì)節(jié)定成敗,量產(chǎn)更高效。任何一微小的信息偏差都可能引發(fā)連鎖問題,標(biāo)準(zhǔn)一致、信息透明,才
    發(fā)表于 01-23 14:00

    石英晶體器件PCB布局建議

    在時鐘與射頻電路設(shè)計(jì)中,石英晶體及晶體濾波器的PCB布局直接關(guān)系到系統(tǒng)的穩(wěn)定性與性能表現(xiàn)。
    的頭像 發(fā)表于 12-30 14:52 ?687次閱讀
    石英晶體器件<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>建議

    高速PCB打樣必知:細(xì)節(jié)決定成敗,這些點(diǎn)你不能忽視!

    23年P(guān)CBA一站式行業(yè)經(jīng)驗(yàn)PCBA加工廠家今天為大家講講高速pcb打樣需要注意什么細(xì)節(jié)?高速pcb打樣需要注意的細(xì)節(jié)。在高速PCB(印刷電
    的頭像 發(fā)表于 12-16 09:19 ?431次閱讀
    高速<b class='flag-5'>PCB</b>打樣必知:<b class='flag-5'>細(xì)節(jié)</b>決定成敗,這些點(diǎn)你不能忽視!

    SAW 濾波器 PCB Layout 與 ESD 小技巧總結(jié)

    技術(shù)資料來自 FCom Fuji Crystal: SAW Filter PCB Layout and ESD Protection Guide 下面是我按自己理解總結(jié)出來的幾個要點(diǎn),更多細(xì)節(jié)可以
    發(fā)表于 11-27 10:51

    降壓轉(zhuǎn)換器的PCB布局技術(shù)

    電子發(fā)燒友網(wǎng)站提供《降壓轉(zhuǎn)換器的PCB布局技術(shù).pdf》資料免費(fèi)下載
    發(fā)表于 11-21 16:32 ?0次下載

    技術(shù)資訊 I 在 Allegro PCB 中如何快速布局

    本文要點(diǎn)PCB布局的核心是“信號流”和“電源流”,常規(guī)的手動拖拽,容易忙中出錯,在茫茫飛線中里玩“一起來找茬”,眼睛都快要瞅瞎了,僅為了找一電容R1該放置在板上的什么位置合適;快速布局
    的頭像 發(fā)表于 09-26 23:31 ?6487次閱讀
    技術(shù)資訊 I 在 Allegro <b class='flag-5'>PCB</b> 中如何快速<b class='flag-5'>布局</b>

    三極管 PCB 布局問題與優(yōu)化建議

    的三極管,換一PCB布局,性能差異竟然非常大。這說明三極管的PCB布局問題不容忽視。下面結(jié)合常見問題和優(yōu)化經(jīng)驗(yàn)進(jìn)行分析。一、三極管
    的頭像 發(fā)表于 09-25 14:00 ?859次閱讀
    三極管 <b class='flag-5'>PCB</b> <b class='flag-5'>布局</b>問題與優(yōu)化建議

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    。專業(yè)設(shè)計(jì)可能需要遵循額外的板級布局準(zhǔn)則,但此處展示的PCB設(shè)計(jì)和布局準(zhǔn)則,是大多數(shù)板設(shè)計(jì)的一良好起點(diǎn)。
    的頭像 發(fā)表于 09-01 14:24 ?7682次閱讀
    深度解讀<b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>布局</b>準(zhǔn)則

    霍爾元件PCB布局的10防干擾技巧

    在霍爾元件的PCB布局中,為有效防止干擾,需結(jié)合磁場特性、信號完整性及電磁兼容性設(shè)計(jì),以下是10關(guān)鍵防干擾技巧: 定向高電流導(dǎo)體垂直布局 將高電流導(dǎo)體(如電源線、電機(jī)驅(qū)動線)定向?yàn)榇?/div>
    的頭像 發(fā)表于 07-08 15:17 ?1316次閱讀

    如何設(shè)計(jì)PCB外殼與布局以避免干涉

    設(shè)計(jì)印刷電路板(PCB)既有趣又充滿挑戰(zhàn),但 PCB 需要外殼來保持機(jī)械穩(wěn)定性。PCB 外殼可以直接購買現(xiàn)成的,也可以使用 MCAD 工具進(jìn)行定制設(shè)計(jì)。無論選擇哪種方式來創(chuàng)建外殼,都需要將 P
    的頭像 發(fā)表于 05-27 11:00 ?1861次閱讀
    如何設(shè)計(jì)<b class='flag-5'>PCB</b>外殼與<b class='flag-5'>布局</b>以避免干涉

    4500字,講述DC/DC電源PCB布局

    噪聲。如果問題與印刷電路板( PCB布局有關(guān),則很難確定原因。EMC也是很注重PCB布局,這就是為什么在開關(guān)電源設(shè)計(jì)的早期正確布局
    發(fā)表于 04-29 14:00

    解決噪聲問題試試從PCB布局布線入手

    電阻保留空間,可以提高日后進(jìn)行評估的靈活性。增加的柵極電阻會延長柵極電荷上升和下降時間,導(dǎo)致 MOSFET的開關(guān)功率損耗提高。 總結(jié) 了解電流路徑、其敏感性以及適當(dāng)?shù)钠骷胖?,是消?PCB布局
    發(fā)表于 04-22 09:46
    分宜县| 景泰县| 阜城县| 敦化市| 锡林郭勒盟| 清镇市| 遵义市| 桓台县| 颍上县| 二连浩特市| 岢岚县| 大方县| 潮安县| 襄城县| 阜新市| 同德县| 蒲江县| 天长市| 中宁县| 商丘市| 太原市| 宝兴县| 如东县| 广南县| 二连浩特市| 边坝县| 江都市| 丘北县| 睢宁县| 肇源县| 易门县| 濉溪县| 威远县| 葫芦岛市| 广南县| 鲁山县| 天水市| 宜州市| 平武县| 昌黎县| 遂川县|