哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

中國團(tuán)隊(duì)公開“Big Chip”架構(gòu)能終結(jié)摩爾定律?

傳感器技術(shù) ? 來源:半導(dǎo)體行業(yè)觀察 ? 2024-01-09 10:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摩爾定律的終結(jié)——真正的摩爾定律,即晶體管隨著工藝的每次縮小而變得更便宜、更快——正在讓芯片制造商瘋狂。

有兩種不同的方法可以制造容量更大但通常不是更快的計(jì)算引擎——將設(shè)備分解成小芯片并將它們連接在一起或?qū)⑺鼈兾g刻在整個硅晶圓上——再加上第三種覆蓋層,這兩種方法都可以與 2.5D 和 3D 堆疊一起使用,以擴(kuò)展容量和功能。

無論如何,所有這些方法都受到用于蝕刻芯片的光刻設(shè)備的掩模版限制的限制。

目前的設(shè)備是針對 300 mm 硅晶圓定制的,該屏障為 858 mm 2,僅此而已。它就像終結(jié)者,或者真空中的光速。你不能與它爭論或討價還價。沒有任何芯片可以蝕刻得比這更大。在過去的三十年里,從 150 毫米晶圓到 200 毫米晶圓到 300 毫米晶圓并沒有改變掩模版極限,從可見光光刻到水浸光刻再到極紫外光刻也沒有改變掩模版極限。假設(shè)轉(zhuǎn)向 450 毫米晶圓也不會改變掩模版限制。

盡管我們會指出,到 2023 年,擁有 450 毫米晶圓將允許更大容量的晶圓級計(jì)算引擎。但 450 毫米晶圓的工程挑戰(zhàn)對于 IBM、英特爾三星、臺積電、GlobalFoundries 和尼康來說太難解決,但這一努力于 2015 年被放棄。

光罩限制(光穿過芯片掩模以在硅晶圓上蝕刻晶體管的孔徑大?。┎粌H定義了小芯片的設(shè)計(jì)方式,而且還限制了離散計(jì)算和內(nèi)存塊的大小單個晶圓。如果我們有 450 毫米的晶圓,并且晶圓級計(jì)算機(jī)的所有邏輯都可以用比晶圓更大的掩模版一次性蝕刻,那將是令人驚奇的,但這不是光刻設(shè)備的工作原理??偠灾?,小芯片和晶圓級之間的區(qū)別實(shí)際上在于如何構(gòu)建互連,以利用計(jì)算和內(nèi)存的離散元件來構(gòu)建計(jì)算引擎插槽。

盡管存在這樣的限制,業(yè)界始終需要構(gòu)建更強(qiáng)大的計(jì)算引擎,并且在摩爾定律結(jié)束時,如果能夠找到一種方法,讓這些設(shè)備的制造成本也更低,那就太好了。

中國科學(xué)院計(jì)算技術(shù)研究所的研究人員剛剛在《Fundamental Research》雜志上發(fā)表了一篇論文,討論了光刻和小芯片的局限性,并提出了一種他們稱之為“Big Chip”的架構(gòu),該架構(gòu)模仿了不幸的晶圓級公司Trilogy Systems 在 20 世紀(jì) 80 年代的努力以及Cerebras Systems 在 2020 年代成功的晶圓級架構(gòu)。埃隆·馬斯克 (Elon Musk) 的特斯拉正在打造自己的“Dojo”超級計(jì)算機(jī)芯片,但這不是晶圓級設(shè)計(jì),而是將Dojo D1 核心復(fù)雜地封裝成某種東西,如果你瞇著眼睛看,它看起來就像是由 360 個小芯片構(gòu)建的晶圓級插槽。也許通過 Dojo2 芯片,特斯拉將轉(zhuǎn)向真正的晶圓級設(shè)計(jì)??雌饋聿⒉恍枰龊芏喙ぷ骶湍芡瓿蛇@樣的壯舉。

中國科學(xué)院整理的這篇論文討論了很多關(guān)于為什么需要開發(fā)晶圓級器件的問題,但沒有提供太多關(guān)于他們開發(fā)的大芯片架構(gòu)實(shí)際上是什么樣子的細(xì)節(jié)。它并沒有表明 Big Chip 是否會像特斯拉對 Dojo 那樣采用小芯片方法,或者像 Cerebras 從一開始就一路向晶圓級發(fā)展。但其含義很明顯,就像特斯拉一樣。

據(jù)中科院研究人員介紹,名為“Zhejiang”的大芯片將使用22 納米工藝制造。

“Zhejiang”大芯片由 16 個小芯片組成,每個小芯片有 16 個 RISC-V 內(nèi)核。研究人員表示,該設(shè)計(jì)能夠在單個分立器件中擴(kuò)展至 100 個小芯片,我們過去稱之為插槽,但對我們來說聽起來更像是系統(tǒng)板。目前尚不清楚這 100 個小芯片將如何配置,也不清楚這些小芯片將實(shí)現(xiàn)什么樣的內(nèi)存架構(gòu)(陣列中將有 1,600 個內(nèi)核)。

我們所知道的是,隨著大芯片“Zhejiang”的迭代,有 16 個 RISC-V 處理器使用芯片上的網(wǎng)絡(luò)在共享主內(nèi)存上進(jìn)行對稱多處理,相互連接,并且小芯片之間有 SMP 鏈接,因此每個塊可以在整個復(fù)合體中共享內(nèi)存。

以下是“Zhejiang” RISC-V 小芯片的框圖:

7b0d442c-ae7c-11ee-8b88-92fbcf53809c.jpg ?

以下是如何使用中介層將 16 個小芯片捆綁在一起形成具有共享內(nèi)存的 256 核計(jì)算復(fù)合體,從而實(shí)現(xiàn)芯片間 (D2D) 互連:

7b1bae04-ae7c-11ee-8b88-92fbcf53809c.jpg

CAS 研究人員表示,絕對沒有什么可以阻止這種小芯片設(shè)計(jì)以晶圓級實(shí)現(xiàn)。然而,對于這次迭代,看起來它將是使用 2.5D 中介層互連的小芯片。

互連與計(jì)算元件一樣重要,這在系統(tǒng)和子系統(tǒng)設(shè)計(jì)中始終如此。

“該接口是使用基于時間復(fù)用機(jī)制的通道共享技術(shù)設(shè)計(jì)的,”研究人員在談到 D2D 互連時寫道。“這種方法減少了芯片間信號的數(shù)量,從而最大限度地減少了 I/O 凸塊和內(nèi)插器布線資源的面積開銷,從而可以顯著降低基板設(shè)計(jì)的復(fù)雜性。小芯片終止于頂部金屬層,微型 I/O 焊盤就建在該金屬層上?!?/p>

雖然一個大芯片計(jì)算引擎作為多芯片或晶圓級復(fù)合體可能很有趣,但重要的是如何將這些設(shè)備互連以提供百億億級計(jì)算系統(tǒng)。以下是 CAS 研究人員對此的看法:

研究人員在談到這種計(jì)算和內(nèi)存的分層結(jié)構(gòu)時寫道:“對于當(dāng)前和未來的億億級計(jì)算,我們預(yù)測分層小芯片架構(gòu)將是一種強(qiáng)大而靈活的解決方案。”如下圖所示?!胺謱有⌒酒軜?gòu)被設(shè)計(jì)為具有多個內(nèi)核和許多具有分層互連的小芯片。在chiplet內(nèi)部,內(nèi)核使用超低延遲互連進(jìn)行通信,而chiplet之間則以得益于先進(jìn)封裝技術(shù)的低延遲互連,從而在這種高可擴(kuò)展性系統(tǒng)中實(shí)現(xiàn)片上延遲和NUMA效應(yīng)可以最小化。存儲器層次結(jié)構(gòu)包含核心存儲器、片內(nèi)存儲器和片外存儲器。這三個級別的內(nèi)存在內(nèi)存帶寬、延遲、功耗和成本方面有所不同。在分層chiplet架構(gòu)的概述中,多個核心通過交叉交換機(jī)連接并共享緩存。這就形成了一個pod結(jié)構(gòu),并且pod通過chiplet內(nèi)網(wǎng)絡(luò)互連。多個pod形成一個chiplet,chiplet通過chiplet間網(wǎng)絡(luò)互連,然后連接到片外存儲器。需要仔細(xì)設(shè)計(jì)才能充分利用這種層次結(jié)構(gòu)。合理利用內(nèi)存帶寬來平衡不同計(jì)算層次的工作負(fù)載可以顯著提高chiplet系統(tǒng)效率。正確設(shè)計(jì)通信網(wǎng)絡(luò)資源可以確保小芯片協(xié)同執(zhí)行共享內(nèi)存任務(wù)?!?br />
7b1f5504-ae7c-11ee-8b88-92fbcf53809c.jpg ?

我們很難反駁這句話中所說的任何內(nèi)容,但 CAS 研究人員并沒有說明他們將如何實(shí)際處理這些問題。這是最困難的部分。

有趣的是,該圖中的內(nèi)核被稱為“可編程”和“可重新配置”,但我們不確定這意味著什么。它可能需要使用可變線程技術(shù)(例如 IBM 的 Power8、Power9 和 Power10 處理器)來完成更多工作,而不是在核心中混合使用 CPUFPGA 元件。這很難說。

CAS 研究人員表示,大芯片計(jì)算引擎將由超過 1 萬億個晶體管組成,占據(jù)數(shù)千平方毫米的總面積,采用小芯片封裝或計(jì)算和存儲塊的晶圓級集成。對于百億億次 HPC 和 AI 工作負(fù)載,我們認(rèn)為 CAS 很可能正在考慮 HBM 堆疊 DRAM 或其他一些替代雙泵浦主內(nèi)存,例如英特爾和 SK Hynix 開發(fā)的 MCR 內(nèi)存。RISC-V 內(nèi)核可能會有大量本地 SRAM 進(jìn)行計(jì)算,這可能會消除對 HBM 內(nèi)存的需求,并允許使用 MCR 雙泵浦技術(shù)加速 DDR5 內(nèi)存。很大程度上取決于工作負(fù)載以及它們對內(nèi)存容量和內(nèi)存帶寬的敏感程度。

Big Chip 論文列出了一份未來技術(shù)的愿望清單,例如光電計(jì)算、近內(nèi)存計(jì)算以及可以添加到 Big Chip 復(fù)合體中的 3D 堆棧式緩存和主內(nèi)存 - 看起來像是使用光學(xué) I /O 處理器是首選。但 CAS 并未透露其正在研究的內(nèi)容以及何時可以交付。

據(jù)我們所知,大芯片及其大系統(tǒng)已經(jīng)建成,CAS現(xiàn)在只是在談?wù)撍?。例如,谷歌就是這樣做的,但隨著像谷歌這樣的公司使用有趣的系統(tǒng)作為招聘技術(shù)人員的方式,將某些東西投入該領(lǐng)域和談?wù)撍g的時間一直在縮短。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20323

    瀏覽量

    254604
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    81136
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10432

    瀏覽量

    148513
  • 芯片制造
    +關(guān)注

    關(guān)注

    11

    文章

    734

    瀏覽量

    30526
  • RISC-V
    +關(guān)注

    關(guān)注

    49

    文章

    2939

    瀏覽量

    53507

原文標(biāo)題:終結(jié)摩爾定律?中國團(tuán)隊(duì)公開“Big Chip”架構(gòu)

文章出處:【微信號:WW_CGQJS,微信公眾號:傳感器技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    2.5D封裝關(guān)鍵技術(shù)的研究進(jìn)展

    隨著摩爾定律指引下的晶體管微縮逼近物理極限,先進(jìn)封裝技術(shù)通過系統(tǒng)微型化與異構(gòu)集成,成為突破芯片性能瓶頸的關(guān)鍵路徑。
    的頭像 發(fā)表于 03-24 09:10 ?1327次閱讀
    2.5D封裝關(guān)鍵技術(shù)的研究進(jìn)展

    北大團(tuán)隊(duì)最新研究:AI芯片算力提升數(shù)倍,效提升超90倍

    首次實(shí)現(xiàn)后摩爾新器件異質(zhì)集成的多物理域融合傅里葉變換系統(tǒng)。 ? 這一全新計(jì)算架構(gòu)將傅里葉變換計(jì)算速度從當(dāng)前每秒約1300億次提升至每秒約5000億次,算力提升近4倍,效提升超90倍,為新一代計(jì)算體系的發(fā)展開辟了全新路徑。 后
    的頭像 發(fā)表于 01-15 09:31 ?2197次閱讀

    Chiplet,改變了芯片

    1965年,英特爾聯(lián)合創(chuàng)始人戈登·摩爾提出了“摩爾定律”。半個多世紀(jì)以來,這一定律推動了集成電路(IC)性能的提升和成本的降低,并成為現(xiàn)代數(shù)字技術(shù)的基礎(chǔ)。摩爾定律指出,半導(dǎo)體芯片上的晶
    的頭像 發(fā)表于 10-17 08:33 ?3303次閱讀
    Chiplet,改變了芯片

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    。那該如何延續(xù)摩爾神話呢? 工藝創(chuàng)新將是其途徑之一,芯片中的晶體管結(jié)構(gòu)正沿著摩爾定律指出的方向一代代演進(jìn),本段加速半導(dǎo)體的微型化和進(jìn)一步集成,以滿足AI技術(shù)及高性能計(jì)算飛速發(fā)展的需求。 CMOS工藝從
    發(fā)表于 09-06 10:37

    芯片封裝的功能、等級以及分類

    摩爾定律趨近物理極限、功率器件制程仍停留在百納米節(jié)點(diǎn)的背景下,芯片“尺寸縮小”與“性能提升”之間的矛盾愈發(fā)尖銳。
    的頭像 發(fā)表于 08-28 13:50 ?2165次閱讀

    當(dāng)摩爾定律 “踩剎車” ,三星 、AP、普迪飛共話半導(dǎo)體制造新變革新機(jī)遇

    ,揭示行業(yè)正處于從“晶體管密度驅(qū)動”向“系統(tǒng)級創(chuàng)新”轉(zhuǎn)型的關(guān)鍵節(jié)點(diǎn)。隨著摩爾定律放緩、供應(yīng)鏈分散化政策推進(jìn),一場融合制造技術(shù)革新與供應(yīng)鏈數(shù)字化的產(chǎn)業(yè)變革正在上演。
    的頭像 發(fā)表于 08-19 13:48 ?1493次閱讀
    當(dāng)<b class='flag-5'>摩爾定律</b> “踩剎車” ,三星 、AP、普迪飛共話半導(dǎo)體制造新變革新機(jī)遇

    AI狂飆, FPGA會掉隊(duì)嗎? (上)

    摩爾定律說,集成電路上的晶體管數(shù)量大約每兩年翻一番。隨著晶體管尺寸接近物理極限,摩爾定律的原始含義已不再適用,但計(jì)算能力的提升并沒有停止。英偉達(dá)的SOC在過去幾年的發(fā)展中,AI算力大致為每兩年翻一番
    的頭像 發(fā)表于 08-07 09:03 ?1503次閱讀
    AI狂飆, FPGA會掉隊(duì)嗎? (上)

    Chiplet與3D封裝技術(shù):后摩爾時代的芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1368次閱讀
    Chiplet與3D封裝技術(shù):后<b class='flag-5'>摩爾</b>時代的芯片革命與屹立芯創(chuàng)的良率保障

    晶心科技:摩爾定律放緩,RISC-V在高性能計(jì)算的重要性突顯

    運(yùn)算還是快速高頻處理計(jì)算數(shù)據(jù),或是超級電腦,只要設(shè)計(jì)或計(jì)算系統(tǒng)符合三項(xiàng)之一即可稱之為HPC。 摩爾定律走過數(shù)十年,從1970年代開始,世界領(lǐng)導(dǎo)廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律在接近物理極限之前遇到大量的困
    的頭像 發(fā)表于 07-18 11:13 ?4470次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V在高性能計(jì)算的重要性突顯

    奇異摩爾邀您相約2025中國AI算力大會

    在2025中國AI算力大會上,奇異摩爾首席網(wǎng)絡(luò)架構(gòu)專家葉棟將帶來“AI原生時代 —共筑超節(jié)點(diǎn)的網(wǎng)絡(luò)基礎(chǔ)架構(gòu)”的主題演講,分享國內(nèi)外超節(jié)點(diǎn)解決方案在AI訓(xùn)練與推理領(lǐng)域的應(yīng)用現(xiàn)狀與挑戰(zhàn)以及
    的頭像 發(fā)表于 06-17 17:49 ?1631次閱讀

    鰭式場效應(yīng)晶體管的原理和優(yōu)勢

    自半導(dǎo)體晶體管問世以來,集成電路技術(shù)便在摩爾定律的指引下迅猛發(fā)展。摩爾定律預(yù)言,單位面積上的晶體管數(shù)量每兩年翻一番,而這一進(jìn)步在過去幾十年里得到了充分驗(yàn)證。
    的頭像 發(fā)表于 06-03 18:24 ?2285次閱讀
    鰭式場效應(yīng)晶體管的原理和優(yōu)勢

    電力電子中的“摩爾定律”(2)

    04平面磁集成技術(shù)的發(fā)展在此基礎(chǔ)上,平面磁集成技術(shù)開始廣泛應(yīng)用于高功率密度場景,通過將變壓器的繞組(winding)設(shè)計(jì)在pcb電路板上從而代替利茲線,從而極大降低了變壓器的高度。然而pcb的銅帶厚度并不大,一般不會超過4oz(140μm),因此想要通過pcb傳輸大電流會有極大的損耗。為
    的頭像 發(fā)表于 05-17 08:33 ?742次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(2)

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設(shè)計(jì)方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之一,任何微小誤差都可能導(dǎo)致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?6215次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上海科技大學(xué)劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時間就會性能翻倍,成本減半。那么電力電子當(dāng)中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?975次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    玻璃基板在芯片封裝中的應(yīng)用

    自集成電路誕生以來,摩爾定律一直是其發(fā)展的核心驅(qū)動力。根據(jù)摩爾定律,集成電路單位面積上的晶體管數(shù)量每18到24個月翻一番,性能也隨之提升。然而,隨著晶體管尺寸的不斷縮小,制造工藝的復(fù)雜度和成本急劇
    的頭像 發(fā)表于 04-23 11:53 ?3580次閱讀
    玻璃基板在芯片封裝中的應(yīng)用
    宁陵县| 牡丹江市| 堆龙德庆县| 铜川市| 吴旗县| 海口市| 普宁市| 宁津县| 绥滨县| 青海省| 宾阳县| 肇州县| 琼结县| 石城县| 苗栗市| 淮滨县| 涿鹿县| 康定县| 东港市| 璧山县| 兴隆县| 怀集县| 景宁| 通城县| 尼勒克县| 安陆市| 乌苏市| 上杭县| 六枝特区| 普兰店市| 信宜市| 玛多县| 兴化市| 夹江县| 定州市| 洞头县| 桃江县| 甘泉县| 天祝| 灌南县| 泗水县|