哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Achronix完成其基于16nm FinFET+工藝的Speedcore eFPGA技術(shù)量產(chǎn)級(jí)測(cè)試芯片的驗(yàn)證

西西 ? 作者:廠商供稿 ? 2018-01-19 15:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

要點(diǎn):

術(shù)量產(chǎn)級(jí)測(cè)試芯片的驗(yàn)證

Speedcore驗(yàn)證芯片通過(guò)了嚴(yán)格的整套測(cè)試,同時(shí)所有功能已獲驗(yàn)證

在所有的運(yùn)行條件下,復(fù)雜的設(shè)計(jì)均可運(yùn)行在500MHz速率

美國(guó)加利福尼亞州圣克拉拉市--2018年1月19日—基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的硬件加速器器件和嵌入式FPGA(eFPGA)硅知識(shí)產(chǎn)權(quán)領(lǐng)域領(lǐng)導(dǎo)性企業(yè)Achronix半導(dǎo)體公司(Achronix Semiconductor Corporation)日前宣布:已完成了其采用臺(tái)積電(TSMC)16nm FinFET+工藝技術(shù)的SpeedcoreTM eFPGA量產(chǎn)驗(yàn)證芯片的全芯片驗(yàn)證。通過(guò)在所有的運(yùn)行情況下都采用嚴(yán)格的實(shí)驗(yàn)室測(cè)試和自動(dòng)測(cè)試設(shè)備(ATE)測(cè)試,驗(yàn)證了Speedcore測(cè)試芯片的完整功能。

Speedcore IP是一種完全排列架構(gòu)技術(shù),可以構(gòu)建密度范圍可從少于1萬(wàn)個(gè)查找表(LUT)一直到2百萬(wàn)個(gè)查找表再加大容量的嵌入式存儲(chǔ)器和數(shù)字信號(hào)處理器DSP)單元。通過(guò)特別為嵌入到系統(tǒng)級(jí)芯片(SoC)和專用芯片(ASIC)中而設(shè)計(jì),Speedcore eFPGA IP代表新一代的可編輯邏輯技術(shù)。它支持SoC開發(fā)人員在其器件中設(shè)計(jì)可編程性,從而使這些器件成為具備可編程硬件加速功能的平臺(tái),來(lái)應(yīng)對(duì)不斷變化的標(biāo)準(zhǔn),或使其產(chǎn)品不會(huì)過(guò)時(shí)。與獨(dú)立FPGA芯片相比,Speedcore eFPGA提供了更小的片芯面積、更高的性能、更低的功耗和更低的總體系統(tǒng)成本。

Speedcore驗(yàn)證芯片已通過(guò)了采用Speedcore 16t驗(yàn)證板的驗(yàn)證項(xiàng)目,該驗(yàn)證板是一種可提供給潛在客戶來(lái)全面評(píng)估Speedcore eFPGA功能的平臺(tái);用戶能夠獲得許多針對(duì)特定應(yīng)用的、運(yùn)行在500MHz的參考設(shè)計(jì),也可以通過(guò)運(yùn)行配套的ACE設(shè)計(jì)工具套件來(lái)評(píng)估Speedcore的功能,以及探索驗(yàn)證設(shè)計(jì)理念。有關(guān)功能可通過(guò)觀看演示視頻了解,請(qǐng)?jiān)L問(wèn)http://bit.ly/2FIs5pt。

“自Achronix于一年多以前宣布開始供貨以來(lái),對(duì)Speedcore eFPGA技術(shù)的需求一直呈指數(shù)級(jí)增長(zhǎng),”Achronix市場(chǎng)營(yíng)銷副總裁Steve Mentor說(shuō)道?!霸S多對(duì)Speedcore eFPGA感興趣的公司都提出要求,提供一個(gè)平臺(tái)來(lái)測(cè)試他們的硬件加速算法,以作為其核簽條件之一。Speedcore 16t驗(yàn)證平臺(tái)是一個(gè)非常好的工具,在最終為其SoC確定所用Speedcore的需求之前,允許這些公司在500MHz速率硬件上運(yùn)行其復(fù)雜的設(shè)計(jì)。”

Achronix創(chuàng)紀(jì)錄的一年

本新聞是Achronix在2017年實(shí)現(xiàn)營(yíng)業(yè)收入比上年增長(zhǎng)7倍并將超過(guò)1億美元之后發(fā)出的,這得益于其Speedster22i系列FPGA產(chǎn)品的銷售,以及其Speedcore eFPGA硅知識(shí)產(chǎn)權(quán)(IP)產(chǎn)品的授權(quán)。此外,Achronix的員工人數(shù)在2017年增加了30%,并將在2018年繼續(xù)擴(kuò)大團(tuán)隊(duì),以支持對(duì)其Speedcore和SpeedchipTM定制化的嵌入式FPGA(eFPGA)產(chǎn)品的強(qiáng)烈需求。

在2017年12月份,Achronix榮獲2017年度電子行業(yè)成就獎(jiǎng)(2017 ACE Awards)中的年度杰出公司大獎(jiǎng)。這項(xiàng)榮耀卓著的大獎(jiǎng)授予那些電子行業(yè)的真正領(lǐng)導(dǎo)者,旨在表彰其展現(xiàn)出的最高水準(zhǔn)的專業(yè)性、員工發(fā)展與挽留、客戶服務(wù)、卓越技術(shù)及盈利增長(zhǎng)能力。

關(guān)于Speedcore嵌入式FPGA(eFPGA)

Speedcore嵌入式FPGA(eFPGA)IP產(chǎn)品可以被集成到ASIC或者SoC之中,以提供定制的可編程芯片結(jié)構(gòu)??蛻敉ㄟ^(guò)細(xì)化其所需的邏輯功能、存儲(chǔ)器和DSP資源,然后Achronix將配置Speedcore IP以滿足其個(gè)性化的需求。Speedcore查找表(LUT)、RAM單元和DSP64單元可以像積木一樣組裝起來(lái),從而為任何應(yīng)用創(chuàng)建最優(yōu)化的可編程功能結(jié)構(gòu)。

通過(guò)提供更小的片芯面積、更高的性能、更低的功耗和更低的整體系統(tǒng)成本,Speedcore eFPGA是5G無(wú)線、AI/ML、高性能計(jì)算、數(shù)據(jù)中心和汽車市場(chǎng)中硬件加速器應(yīng)用的理想解決方案。

關(guān)于Achronix半導(dǎo)體公司

Achronix是一家私有的、采用無(wú)晶圓廠模式的半導(dǎo)體公司,總部位于美國(guó)加利福尼亞州圣克拉拉市。公司開發(fā)了自己的FPGA技術(shù),該技術(shù)是Speedster22i FPGA及Speedcore eFPGA技術(shù)的基礎(chǔ)。Achronix的所有FPGA產(chǎn)品均由其ACE設(shè)計(jì)工具提供支持,該工具還集成了對(duì)Synopsys(納斯達(dá)克股票市場(chǎng)代碼:SNPS)Synplify Pro工具的支持。

公司在美國(guó)、歐洲和中國(guó)都設(shè)有銷售辦公室和代表處,在印度班加羅爾設(shè)有一間研發(fā)和設(shè)計(jì)辦公室。

Achronix和Speedster是Achronix Semiconductor Corporation的注冊(cè)商標(biāo),Speedcore和Speedchip是Achronix Semiconductor Corporation的商標(biāo)。所有其它品牌、產(chǎn)品名稱和商標(biāo)都各自屬于其所有者的財(cái)產(chǎn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1663

    文章

    22491

    瀏覽量

    638886
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1277

    瀏覽量

    124928
  • FinFET
    +關(guān)注

    關(guān)注

    12

    文章

    262

    瀏覽量

    92350
  • Achronix
    +關(guān)注

    關(guān)注

    1

    文章

    78

    瀏覽量

    23041
  • efpga
    +關(guān)注

    關(guān)注

    1

    文章

    34

    瀏覽量

    16054
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    從設(shè)計(jì)到量產(chǎn)利天下13萬(wàn)轉(zhuǎn)無(wú)刷吸塵器PCBA方案全流程技術(shù)解析

    深圳利天下技術(shù)開發(fā)有限公司,依托自研高端芯片系列KY32DS024,打造標(biāo)準(zhǔn)化、可量產(chǎn)利天下13萬(wàn)轉(zhuǎn)無(wú)刷吸塵器PCBA方案,覆蓋需求定
    的頭像 發(fā)表于 04-14 11:09 ?393次閱讀
    從設(shè)計(jì)到<b class='flag-5'>量產(chǎn)</b>:<b class='flag-5'>其</b>利天下13萬(wàn)轉(zhuǎn)無(wú)刷吸塵器PCBA方案全流程<b class='flag-5'>技術(shù)</b>解析

    【微納談芯】芯片測(cè)試越來(lái)越難的背后

    芯片測(cè)試的本質(zhì)是“在原子級(jí)精度下,驗(yàn)證每一個(gè)晶體管的可靠性”。早年28nm及以上成熟制程,測(cè)試
    的頭像 發(fā)表于 03-20 10:05 ?265次閱讀
    【微納談芯】<b class='flag-5'>芯片</b><b class='flag-5'>測(cè)試</b>越來(lái)越難的背后

    旋極星源基于22nm工藝完成關(guān)鍵IP發(fā)布與驗(yàn)證

    的主流選擇。旋極星源此次基于TSMC 22nm ULL及華力微電子22nm CMOS工藝,同步完成關(guān)鍵IP的發(fā)布與驗(yàn)證,為高性能低功耗
    的頭像 發(fā)表于 01-30 16:15 ?408次閱讀
    旋極星源基于22<b class='flag-5'>nm</b><b class='flag-5'>工藝</b><b class='flag-5'>完成</b>關(guān)鍵IP發(fā)布與<b class='flag-5'>驗(yàn)證</b>

    2nm芯片量產(chǎn)狂歡下,一個(gè)被忽視的“測(cè)不準(zhǔn)”危機(jī)

    三星2nm GAA芯片量產(chǎn)背后,隱藏“測(cè)不準(zhǔn)”危機(jī)。原子級(jí)尺度下,量子隧穿、工藝波動(dòng)等使芯片從“
    的頭像 發(fā)表于 12-30 17:02 ?1031次閱讀

    FPGA 專業(yè)級(jí)開發(fā)平臺(tái)性價(jià)比之選,ALINX Artix US+ PCle AXAU25

    UltraScale+ 系列 FPGA 芯片 AU25P : ? 采用? 16nm FinFET+ ?先進(jìn)工藝,相比老一代 28
    的頭像 發(fā)表于 12-24 10:54 ?891次閱讀
    <b class='flag-5'>FPGA</b> 專業(yè)<b class='flag-5'>級(jí)</b>開發(fā)平臺(tái)性價(jià)比之選,ALINX Artix US+ PCle AXAU25

    PCB板ATE測(cè)試探針卡設(shè)計(jì)和生產(chǎn)的核心技術(shù)要求,你知道多少?

    完整性、電源完整性及復(fù)雜結(jié)構(gòu)工藝的 “終極試煉”。 ATE 測(cè)試板作為連接設(shè)計(jì)與量產(chǎn)的關(guān)鍵載體,戰(zhàn)略價(jià)值正被持續(xù)放大,半導(dǎo)體測(cè)試設(shè)備景氣度
    發(fā)表于 12-15 15:09

    這款自研ASIC芯片完成量產(chǎn)流片回片,并通過(guò)多項(xiàng)測(cè)試驗(yàn)證

    電子發(fā)燒友網(wǎng)綜合報(bào)道 近日,山石網(wǎng)科通信技術(shù)股份有限公司(以下簡(jiǎn)稱“山石網(wǎng)科”)發(fā)布公告稱,公司自主研發(fā)的ASIC安全專用芯片完成量產(chǎn)流片回片及全面
    的頭像 發(fā)表于 12-02 08:34 ?8084次閱讀

    國(guó)產(chǎn)芯片真的 “穩(wěn)” 了?這家企業(yè)的 14nm 制程,已經(jīng)悄悄滲透到這些行業(yè)…

    最近扒了扒國(guó)產(chǎn)芯片的進(jìn)展,發(fā)現(xiàn)中芯國(guó)際(官網(wǎng)鏈接:https://www.smics.com)的 14nm FinFET 制程已經(jīng)不是 “實(shí)驗(yàn)室技術(shù)” 了 —— 從消費(fèi)電子的中端處理器
    發(fā)表于 11-25 21:03

    Achronix亮相2025全球AI芯片峰會(huì)

    在近日舉行的2025全球AI芯片峰會(huì)上,Achronix Speedster7t FPGA的大模型推理平臺(tái)展示獲得眾多業(yè)界人士的積極反響。
    的頭像 發(fā)表于 09-23 18:01 ?1457次閱讀

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    %。至少將GAA納米片提升幾個(gè)工藝節(jié)點(diǎn)。 2、晶背供電技術(shù) 3、EUV光刻機(jī)與其他競(jìng)爭(zhēng)技術(shù) 光刻技術(shù)是制造3nm、5
    發(fā)表于 09-15 14:50

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    個(gè)先例,變化形式如圖6所示。 晶背供電技術(shù)已被證明,它可以很好地解決5nm以下芯片的電源完整性問(wèn)題,同樣也證明 它是優(yōu)化特定版圖設(shè)計(jì)任務(wù)的用力工具。 圖6 功能性晶 隨著
    發(fā)表于 09-06 10:37

    創(chuàng)飛芯40nm HV工藝OTP IP完成上架

    標(biāo)準(zhǔn)3lot qual 驗(yàn)證完成上架。這一里程碑標(biāo)志著創(chuàng)飛芯在HV工藝OTP IP領(lǐng)域的技術(shù)實(shí)力再次獲得認(rèn)可,為顯示驅(qū)動(dòng)芯片及更多應(yīng)用場(chǎng)景
    的頭像 發(fā)表于 08-14 17:20 ?1674次閱讀

    下一代高速芯片晶體管解制造問(wèn)題解決了!

    體管設(shè)計(jì)中,接觸柵間距(CPP)為42nm,金屬間距為16nm,相比納米片晶體管的45nm CPP和30nm金屬間距,面積進(jìn)一步縮小。 由于叉片晶體管的結(jié)構(gòu)允許更緊密的器件布局,
    發(fā)表于 06-20 10:40

    提供半導(dǎo)體工藝可靠性測(cè)試-WLR晶圓可靠性測(cè)試

    隨著半導(dǎo)體工藝復(fù)雜度提升,可靠性要求與測(cè)試成本及時(shí)間之間的矛盾日益凸顯。晶圓級(jí)可靠性(Wafer Level Reliability, WLR)技術(shù)通過(guò)直接在未封裝晶圓上施加加速應(yīng)力,
    發(fā)表于 05-07 20:34

    FPGA EDA軟件的位流驗(yàn)證

    位流驗(yàn)證,對(duì)于芯片研發(fā)是一個(gè)非常重要的測(cè)試手段,對(duì)于純軟件開發(fā)人員,最難理解的就是位流驗(yàn)證。在FPGA
    的頭像 發(fā)表于 04-25 09:42 ?2613次閱讀
    <b class='flag-5'>FPGA</b> EDA軟件的位流<b class='flag-5'>驗(yàn)證</b>
    汶川县| 唐山市| 抚顺县| 望奎县| 西乌珠穆沁旗| 蒲城县| 乐山市| 铅山县| 静乐县| 仲巴县| 老河口市| 临海市| 井陉县| 江油市| 松阳县| 酒泉市| 长汀县| 和静县| 平阴县| 五家渠市| 祁阳县| 扶余县| 彭州市| 朝阳市| 青神县| 辽宁省| 汕尾市| 娱乐| 永丰县| 陇南市| 太仆寺旗| 仲巴县| 奈曼旗| 金溪县| 雅安市| 延边| 巴彦县| 禹城市| 乡城县| 米泉市| 芮城县|