CDCLVD110A時鐘驅(qū)動器分配一對差分LVDS時鐘輸入 (CLK0 或 CLK1)到 10 對差分時鐘輸出(Q0 至 Q9),最小偏移 時鐘分配。該CDCLVD110A專門設(shè)計用于驅(qū)動 50 Ω變速箱 線。
當(dāng)控制使能為高電平 (EN = 1) 時,10 個差分輸出可編程 每個輸出都可以根據(jù)加載到移位寄存器的前10位單獨使能或禁用
(3態(tài))。一旦換班 寄存器加載時,最后一位選擇 CLK0 或 CLK1 作為時鐘輸入。但是,當(dāng) EN = 0,輸出不可編程,所有輸出都已啟用。
*附件:cdclvd110a.pdf
該CDCLVD110A具有改進(jìn)的啟動電路,可最大限度地減少交流和交流 直流耦合系統(tǒng)。
該CDCLVD110A的工作溫度范圍為 –40°C 至 85°C。
特性
- 低輸出偏斜 <30 ps(典型值),適用于時鐘分配應(yīng)用
- 將一個差分時鐘輸入分配給10個LVDS差分時鐘輸出
- V
CC范圍:2.5 V ±5% - 高達(dá) 1.1 GHz 的典型信令速率能力
- 可配置寄存器 (SI/CK) 單獨啟用禁用輸出、可選 CLK0、CLK0 或 CLK1、CLK1 輸入
- 全軌到軌共模輸入范圍
- 接收器輸入閾值:±100 mV
- 采用 32 引腳 LQFP 和 VQFN 封裝
- V的故障安全I(xiàn)/O引腳
DD= 0 V(斷電)
參數(shù)
方框圖

?1. 產(chǎn)品概述?
CDCLVD110A是德州儀器(TI)推出的可編程低壓1:10 LVDS時鐘驅(qū)動器,專為低抖動、高精度時鐘分配設(shè)計。核心功能包括:
- 將1對差分LVDS時鐘輸入(CLK0或CLK1)分配至10對差分輸出(Q0-Q9)
- 典型輸出偏斜<30 ps,支持最高1.1 GHz信號速率
- 工作電壓范圍:2.5V ±5%,工作溫度-40°C至85°C
?2. 關(guān)鍵特性?
- ?低抖動性能?:典型附加相位抖動281 fs(30.72MHz)和111 fs(125MHz)
- ?可編程控制?:通過串行接口(SI/CK)獨立啟用/禁用輸出,支持輸入時鐘選擇
- ?封裝選項?:32引腳LQFP(7x7mm)和VQFN(5x5mm)封裝
- ?失效保護?:支持VDD=0V時的I/O引腳安全模式
?3. 應(yīng)用場景?
- 工業(yè)/通信設(shè)備的時鐘樹分配
- FPGA、ASIC和多PHY器件的時鐘同步
- 示例:156.25MHz LVDS時鐘通過CDCLVD110A驅(qū)動PHY、FPGA等負(fù)載(見文檔圖14)
?4. 技術(shù)細(xì)節(jié)?
- ?輸入兼容性?:支持LVDS/LVPECL/LVCMOS輸入,需匹配終端電阻(如LVDS需100Ω)
- ?輸出配置?:支持AC/DC耦合,未用輸出可懸空
- ?控制邏輯?:
- ? 標(biāo)準(zhǔn)模式(EN=0) ?:所有輸出啟用,通過SI選擇CLK0/CLK1
- ? 編程模式(EN=1) ?:11位移位寄存器控制輸出使能及輸入選擇
?5. 設(shè)計建議?
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
可編程
+關(guān)注
關(guān)注
2文章
1332瀏覽量
41540 -
移位寄存器
+關(guān)注
關(guān)注
4文章
352瀏覽量
23415 -
lvds
+關(guān)注
關(guān)注
2文章
1240瀏覽量
70203 -
時鐘驅(qū)動器
+關(guān)注
關(guān)注
0文章
124瀏覽量
14407
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
可編程低電壓1:10 LVDS時鐘驅(qū)動器ADN4670
該ADN4670是一款低電壓差分信號傳輸(LVDS)時鐘驅(qū)動器,擴展的差分時鐘輸入信號到10差分時鐘輸出。該設(shè)備使用簡單的可編程串行接口,從
發(fā)表于 08-14 11:41
?2973次閱讀
CDCLVD110A可編程低壓1:10 LVDS時鐘驅(qū)動器數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《CDCLVD110A可編程低壓1:10 LVDS時鐘驅(qū)動器數(shù)據(jù)表.pdf》資料免費下載
發(fā)表于 08-21 11:08
?0次下載
CDCLVP110帶可選輸入時鐘驅(qū)動器數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《CDCLVP110帶可選輸入時鐘驅(qū)動器數(shù)據(jù)表.pdf》資料免費下載
發(fā)表于 08-22 10:52
?0次下載
CDCLVD110時鐘驅(qū)動器數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《CDCLVD110時鐘驅(qū)動器數(shù)據(jù)表.pdf》資料免費下載
發(fā)表于 08-23 10:37
?0次下載
?CDCLVP111 低電壓1:10 LVPECL時鐘驅(qū)動器技術(shù)文檔總結(jié)
CDCLVP111時鐘驅(qū)動器分配一個差分時鐘對的LVPECL輸入, (CLK0、CLK1)至10對差分LVPECL時鐘(Q0、Q9)輸出,
?CDCLVP110 1:10 LVPECL/HSTL時鐘驅(qū)動器技術(shù)文檔總結(jié)
CDCLVP110時鐘驅(qū)動器將一個LVPECL或HSTL(可選)輸入差分時鐘對(CLK0、CLK1)分配給十對差分LVPECL時鐘(Q0、Q
?CDC2351-Q1 1:10時鐘驅(qū)動器技術(shù)文檔總結(jié)
該CDC2351是一種高性能時鐘驅(qū)動器電路,可將一個輸入 (A) 分配到十個輸出 (Y),時鐘分配的偏斜最小。輸出使能 (OE\) 輸入將輸出禁用為高阻抗?fàn)顟B(tài)。每個輸出都有一個內(nèi)部串聯(lián)阻尼電阻,以提高負(fù)載的信號完整性。該CDC2
?CDC351 1:10時鐘驅(qū)動器技術(shù)文檔總結(jié)
CDC351 是一款高性能時鐘驅(qū)動器電路,可將 1 個輸入 (A) 分配到 10 個輸出 (Y),時鐘分配偏斜最小。輸出使能 (OE)\ 輸
?CDC340 1線至8線時鐘驅(qū)動器技術(shù)文檔總結(jié)
CDC340 是一款高性能時鐘驅(qū)動器電路,可將一 (A) 輸入信號分配給八 (Y) 輸出,時鐘分配偏斜最小。通過使用控制引腳(1G 和 2G),無論
?CDC329A 時鐘驅(qū)動器技術(shù)文檔總結(jié)
該CDC329A包含一個時鐘驅(qū)動器電路,該電路將一個輸入信號分配到六個輸出,時鐘分配的偏斜最小。通過使用極性控制輸入(T\/C),可以獲得真輸出和互補輸出的各種組合。
該CDC329A
?CDC2351 1線轉(zhuǎn)10線時鐘驅(qū)動器技術(shù)文檔總結(jié)
該CDC2351是一種高性能時鐘驅(qū)動器電路,可將一個輸入 (A) 分配到十個輸出 (Y),時鐘分配的偏斜最小。輸出使能 (OE\) 輸入將輸出禁用為高阻抗?fàn)顟B(tài)。每個輸出都有一個內(nèi)部串聯(lián)阻尼電阻,以提高負(fù)載的信號完整性。該CDC2
CDCLVD110A可編程低壓1:10 LVDS時鐘驅(qū)動器詳解
CDCLVD110A可編程低壓1:10 LVDS時鐘驅(qū)動器詳解 在電子設(shè)計領(lǐng)域,時鐘驅(qū)動器的性能
CDCLVP110:高性能低電壓時鐘驅(qū)動器的卓越之選
的低電壓1:10 LVPECL/HSTL時鐘驅(qū)動器。 文件下載: cdclvp110.pdf 產(chǎn)品概述 CDCLVP110能夠?qū)⒁宦凡罘?/div>
解析ADN4670:可編程低電壓1:10 LVDS時鐘驅(qū)動器
解析ADN4670:可編程低電壓1:10 LVDS時鐘驅(qū)動器 引言 在電子系統(tǒng)設(shè)計中,時鐘信號的精確分配至關(guān)重要。ADN4670作為一款可編
?CDCLVD110A 1:10 LVDS時鐘驅(qū)動器技術(shù)文檔總結(jié)
評論