說出來你可能不信,很多工程師拿著漂亮的仿真報(bào)告,實(shí)物一測試,問題全出來了。返工、延期、挨罵,樣樣都逃不掉。
歸根結(jié)底,大多數(shù)問題都出在仿真方法上。今天就來聊聊信號(hào)完整性仿真中,90%的工程師都在犯的幾個(gè)錯(cuò)誤。
錯(cuò)誤一:時(shí)域仿真和頻域仿真傻傻分不清
有些工程師做仿真,要么只跑時(shí)域,要么只跑頻域,覺得跑一個(gè)就夠了。這其實(shí)是個(gè)大坑。
時(shí)域仿真告訴你的是:信號(hào)長什么樣、眼圖開多大、有沒有出現(xiàn)過沖下沖。就像給你一張照片,能看到表象。
頻域仿真告訴你的是:信號(hào)在不同頻率下的表現(xiàn)、S參數(shù)曲線、阻抗匹配情況。這更像是一份體檢報(bào)告,能看到內(nèi)在問題。
這倆是互補(bǔ)的關(guān)系,缺一不可。時(shí)域看結(jié)果,頻域找原因。比如你看到眼圖閉合了,不懂頻域分析的話,只能干瞪眼。但跑一下S參數(shù),就能定位是哪個(gè)頻點(diǎn)出了問題。
正確做法是:兩個(gè)都要跑,而且要根據(jù)信號(hào)速率選擇合適的仿真范圍。比如DDR4跑到了3200Mbps,仿真頻率至少要到5GHz以上才有參考價(jià)值。再比如現(xiàn)在火熱的AI服務(wù)器,112G SerDiff鏈路,仿真頻段要到40GHz以上才穩(wěn)妥。

圖1:時(shí)域仿真與頻域仿真對(duì)比
錯(cuò)誤二:眼圖只盯著開口看
拿到仿真眼圖,很多人第一反應(yīng)就是看眼圖開口大不大。開口大就覺得沒問題,開口小就覺得要完蛋。實(shí)際上,這只是最基礎(chǔ)的分析,相當(dāng)于只看了體檢報(bào)告上的身高體重。
除了眼高(Eye Height)和眼寬(Eye Width),這幾個(gè)參數(shù)同樣重要:
抖動(dòng)(Jitter):抖得太厲害,接收端很容易采錯(cuò)數(shù)據(jù)。常見的RJ和DJ要分開看,很多問題出在DJ上。
上升時(shí)間/下降時(shí)間:邊沿太緩,高速信號(hào)容易失真。10%-90%上升沿不能超過UI的20%。
眼交叉百分比:偏離50%太多,說明占空比失真嚴(yán)重,接收端時(shí)鐘恢復(fù)會(huì)出問題。
眼圖模板:有沒有觸犯模板?觸犯了就是硬傷,再好看的眼圖也不行。
錯(cuò)誤三:PDN設(shè)計(jì)只看電容數(shù)量不看阻抗
電源完整性問題,說到底就是PDN(Power Delivery Network)阻抗問題。很多工程師覺得多放幾個(gè)去耦電容就萬事大吉,結(jié)果阻抗曲線一拉出來,到處是尖峰,簡直不忍直視。
問題出在哪?電容的諧振頻率沒選對(duì)、不同電容并聯(lián)產(chǎn)生反諧振、布局不合理導(dǎo)致走線電感過大……隨便一個(gè)都能讓阻抗爆表。
AI芯片和先進(jìn)封裝普及后,PDN設(shè)計(jì)更是難上加難。HBM內(nèi)存的工作電流動(dòng)不動(dòng)幾十安培,供電網(wǎng)絡(luò)的任何一點(diǎn)波動(dòng)都可能讓芯片跑飛。去年某大廠的AI訓(xùn)練卡,就是因?yàn)镻DN設(shè)計(jì)沒做好,導(dǎo)致批量返修,損失慘重。
去耦電容不是越多越好,而是要對(duì)癥下藥。先算目標(biāo)阻抗,再選諧振頻率合適的電容,最后才是布局優(yōu)化。

圖2:PDN阻抗分析與諧振點(diǎn)識(shí)別
錯(cuò)誤四:直角走線無所謂
在低速設(shè)計(jì)中,直角走線確實(shí)沒什么影響。但一旦跑到高速,毫米波甚至幾Gbps的速率,直角拐角就是個(gè)定時(shí)炸彈。
直角拐角會(huì)導(dǎo)致額外的寄生電容,大約增加3-5fF。這個(gè)數(shù)字看起來很小,但在高頻下會(huì)讓阻抗突變,引發(fā)信號(hào)反射。反射大了,眼圖就閉合了。
更要命的是,這種問題在時(shí)域仿真里可能不明顯,因?yàn)榉抡孳浖哪P途炔粔?。但?shí)板一測,問題就暴露了。很多工程師吃這個(gè)虧,就是仿真沒做準(zhǔn)。
正確做法是用45度斜角或者圓弧走線,拐角長度要大于等于2倍線寬。差分對(duì)更要對(duì)稱,拐角處要同時(shí)轉(zhuǎn)彎,否則會(huì)產(chǎn)生skew。
錯(cuò)誤五:過孔Stub不當(dāng)回事
多層板設(shè)計(jì)中,過孔是必不可少的。但很多人不關(guān)心過孔的Stub長度,覺得埋孔藏起來就沒事了。
實(shí)際上,Stub就像一根天線。信號(hào)在傳輸過程中,部分能量會(huì)被Stub反射回來,在眼圖上形成"鬼影",嚴(yán)重壓縮眼圖開口。
在16Gbps以上的高速鏈路里,Stub的影響就被放大到無法忽視的地步。做過112G PAM4仿真就知道,過孔Stub超過8mil,整個(gè)通道的眼圖就很難看了。
高速信號(hào)走線的Stub要盡量控制在10mil以內(nèi),超過這個(gè)值就必須做背鉆(Back Drill)。在112Gbps PAM4的高速背板上,Stub的影響更是被放大到極致。成本雖然高一點(diǎn),但總比返工強(qiáng)。

圖3:錯(cuò)誤設(shè)計(jì) vs 正確設(shè)計(jì)對(duì)比
正確的仿真姿勢
說了這么多錯(cuò)誤用法,順便講講正確姿勢:
仿真前先明確信號(hào)速率和仿真頻段,不要偷懶省范圍
時(shí)域頻域結(jié)合分析,互為驗(yàn)證,一個(gè)都不能少
眼圖參數(shù)要全看,不能只盯眼高眼寬
PDN仿真要關(guān)注阻抗曲線,避開諧振點(diǎn)
高速走線全程優(yōu)化,拐角、過孔一個(gè)不放過
仿真模型要跟器件廠商要準(zhǔn)的,不能用默認(rèn)參數(shù)糊弄
說到底,仿真是個(gè)嚴(yán)謹(jǐn)?shù)幕顑?,不是跑個(gè)軟件出張圖就完事了。要懂得仿真結(jié)果的含義,要能看懂曲線的趨勢,要能從數(shù)據(jù)里找出問題所在。
-
仿真
+關(guān)注
關(guān)注
55文章
4532瀏覽量
138647 -
信號(hào)完整性
+關(guān)注
關(guān)注
68文章
1495瀏覽量
98230 -
時(shí)域仿真
+關(guān)注
關(guān)注
0文章
3瀏覽量
4665
原文標(biāo)題:信號(hào)完整性仿真:90%的工程師都在這5個(gè)地方翻車
文章出處:【微信號(hào):FANYPCB,微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
電源的信號(hào)完整性仿真中 Sigrity電容模型應(yīng)用與管理指導(dǎo)
高速電路信號(hào)完整性分析與設(shè)計(jì)—信號(hào)完整性仿真
信號(hào)完整性仿真應(yīng)用
信號(hào)完整性與電源完整性的仿真分析與設(shè)計(jì)
高速電路信號(hào)完整性分析與設(shè)計(jì)—信號(hào)完整性仿真
信號(hào)完整性與電源完整性仿真分析
信號(hào)完整性分析
信號(hào)完整性與電源完整性的仿真分析與設(shè)計(jì)
信號(hào)完整性與電源完整性的仿真
信號(hào)完整性仿真中容易犯的幾個(gè)錯(cuò)誤
評(píng)論