現(xiàn)代集成電路芯片中,隨著設(shè)計規(guī)模的不斷擴大。一個系統(tǒng)中往往含有數(shù)個時鐘。多時鐘帶來的一個問題就是,如何設(shè)計異步時鐘之間的接口電路。異步 FIFO(First In First Out)是解決這個問題的一種簡便、快捷的解決方案。##異步FIFO的VHDL語言實現(xiàn)
2014-05-28 10:56:41
9221 異步 FIFO 讀寫分別采用相互異步的不同時鐘。在現(xiàn)代集成電路芯片中,隨著設(shè)計規(guī)模的不斷擴大,一個系統(tǒng)中往往含有數(shù)個時鐘,多時鐘域帶來的一個問題就是,如何設(shè)計異步時鐘之間的接口電路。異步 FIFO
2020-07-16 17:41:46
1530 
FIFO是隊列機制中最簡單的,每個接口上只有一個FIFO隊列,表面上看FIFO隊列并沒有提供什么QoS保證,甚至很多人認(rèn)為FIFO嚴(yán)格意義上不算做一種隊列技術(shù),實則不然,FIFO是其它隊列的基礎(chǔ)
2022-07-10 09:22:00
2156 AXI接口FIFO是從Native接口FIFO派生而來的。AXI內(nèi)存映射接口提供了三種樣式:AXI4、AXI3和AXI4-Lite。除了Native接口FIFO支持的應(yīng)用外,AXI FIFO還可以用于AXI系統(tǒng)總線和點對點高速應(yīng)用。
2025-03-17 10:31:11
1914 
剛才看了A/D與D/A的教程視頻,哦 原來 A/D與D/A是 數(shù)字量與模擬量之間的轉(zhuǎn)換。A/D嘛 可以做 很多的功能,如萬用表,電壓,電流,電阻,等等,通過A/D 把模擬量轉(zhuǎn)換成數(shù)字量,經(jīng)過一些處理
2012-12-29 09:29:21
A/D轉(zhuǎn)換的原理是什么?電路之間如何連接?
2022-01-20 06:54:04
想咨詢一個問題,我想用5509A來讀取存放在FIFO(IDT7205,9*8192)中的數(shù)據(jù)(來自8位ADC采集),ADC和FIFO用的相同的CLKIN,DSP的CE1定義為異步存儲器,DSP
2014-11-04 20:29:28
想通過FIFO, 把數(shù)組Uint16 dataA={123,123,123,123,123,123,123,123}發(fā)送到上位機,FIFO是一次發(fā)送8個數(shù)據(jù),分別是dataA的8個元素,但用串口助手
2019-08-30 11:17:37
我有個項目,要處理一個具有44個字節(jié)的數(shù)據(jù)幀,加上幀頭和校驗位等共48個字節(jié)左右,而DSP2812的FIFO是16級深度的,怎么解析數(shù)據(jù)較好?
2019-08-21 23:16:48
FIFO將數(shù)據(jù)傳到DSP F2812 的IO引腳來實現(xiàn)數(shù)據(jù)的傳輸,但是FIFO輸出的電流時mA級別的,而DSP吸收的電流時uA級別的,導(dǎo)致電流不匹配,以至于DSP讀出的數(shù)據(jù)是錯誤的。因為DSPIO引腳本身接上了上拉電阻,如果再接下拉分流的話,IO電壓降固定咯。這個問題怎么破?求大神HELP。
2014-09-19 11:10:11
; 系統(tǒng)設(shè)計方案 根據(jù)RTL8139的以上特點,作者設(shè)計了RTL8139與DSP之間的接口解決方案。目前DSP與PCI的接口一般有二種方案:(1)用CPLD來實現(xiàn)。優(yōu)點是可以進行功能優(yōu)化,不必實現(xiàn)所有
2009-09-19 09:43:24
在由DSP芯片組成的信號處理系統(tǒng)中,A/D和D/A轉(zhuǎn)換器是非常重要的器件。一個典型的實時信號處理系統(tǒng)的輸入信號可以有各種各樣的形式,可以是語音信號或是來自電話線的已調(diào)制數(shù)字信號,也可以是各種傳感器
2015-09-07 22:23:47
做基于DSP的氧化鋅避雷器在線監(jiān)測裝置設(shè)計,想將一模擬信號輸入DSP,進行A/D轉(zhuǎn)換與FFT。有沒有程序。
2014-05-20 22:02:58
大家好,我有一個設(shè)計問題,我有兩個域之間的接口:輸入是50MHz的16位并行數(shù)據(jù)輸出為500 MHz的1位串行數(shù)據(jù),對于這種情況,我需要設(shè)計一個FIFO。任何人都可以幫助我設(shè)計FIFO,特別是最小
2019-01-10 10:45:27
AD7768的pin control mode是什么意思,引腳D0-D7應(yīng)該連接DSP的什么接口呢?串口?SPI?FSI?
2024-01-26 06:16:37
摘要:討論了CAN總線控制器與DSP之間的接口,介紹了流行的CAN控制器芯片SJA1000和TMS320系列DSP芯片的接口時序,并給出了它們的接口方法和電路。關(guān)鍵詞:CAN控制器 DSP 時序
2018-12-03 15:22:37
MAX153和MX7545的工作模式是什么TMS320C30與A/D和D/A接口的設(shè)計,有什么注意事項?
2021-04-22 06:43:58
和TMS320C54XX DSP芯片之間采用FIFO(First In First Out SRAM)芯片連接,可以使USB接口芯片和DSP之間的最大數(shù)據(jù)交換速度超過USB總線的速度,使之不成為數(shù)據(jù)傳輸?shù)钠款i
2019-04-26 07:00:18
限制。由于AN2131Q芯片內(nèi)嵌8位8051處理器,所以使用兩片8位FIFO芯片實現(xiàn)USB接口和DSP之間的雙向通信。FIFO選用具有1K×9bit內(nèi)存的IDT72V02。從AN2131Q或者DSP
2018-12-20 10:54:45
TMS320VC5402+DSP與串行AD73360+A_D轉(zhuǎn)換器的接口設(shè)計
2013-11-12 23:15:53
請教ti技術(shù)專家:看了keystone 2 -----tci6638k2k的硬件架構(gòu),包括了4片arm a15與1片c6678 DSP ,其中dsp包含了8個core。軟件架構(gòu)是用muticore
2018-12-27 11:16:33
不同的時鐘域間就可以采用FIFO來作為數(shù)據(jù)緩沖。另外對于不同寬度的數(shù)據(jù)接口也可以用FIFO,例如單片機位8位數(shù)據(jù)輸出,而DSP可能是16位數(shù)據(jù)輸入,在單片機與DSP連接時就可以使用FIFO來達到數(shù)據(jù)匹配
2016-10-04 14:38:07
不同的時鐘域間就可以采用FIFO來作為數(shù)據(jù)緩沖。另外對于不同寬度的數(shù)據(jù)接口也可以用FIFO,例如單片機位8位數(shù)據(jù)輸出,而DSP可能是16位數(shù)據(jù)輸入,在單片機與DSP連接時就可以使用FIFO來達到數(shù)據(jù)匹配
2016-10-11 22:17:54
,采用FIFO器件作為A/D轉(zhuǎn)換器與DSP之間的橋梁,可以根據(jù)具體需要靈活設(shè)置FIFO的各個標(biāo)志,使其具有很強的外部接口能力;并且通過軟件很容易調(diào)整A/D轉(zhuǎn)換器、FIFO和DSP的操作時序,增強了操作
2012-12-25 15:45:49
CY7C68001 實現(xiàn)了USB2.0 從機接口設(shè)計,通過硬件平臺的搭建和軟件程序設(shè)計,實現(xiàn)了PC 機與DSP 之間高速雙向地傳輸數(shù)據(jù)。 1 引言 近年來,隨著數(shù)字信號技術(shù)的發(fā)展,需要處理的數(shù)據(jù)量
2019-06-12 05:00:10
可以接收512, 512, 512、512和352字節(jié)的數(shù)據(jù)包。b)FPGA必須立即讀出任何到達的包。否則,問題A發(fā)生。這需要在主機和FPGA之間進行額外的流量控制。有沒有更好的方法來解決這個框架問題時,使用FIFO從接口?某人
2019-09-30 13:50:04
C6727B,由于其片內(nèi)集成dMAX模塊,使得實現(xiàn)嵌入式FIFO成為可能。其實現(xiàn)嵌入式FIFO的本質(zhì)就是將DSP的片內(nèi)一段RAM空間設(shè)置成FIFO空間,FIFO和外部設(shè)備的數(shù)據(jù)交換由EMIF接口完成。該
2011-07-25 09:13:51
設(shè)計中的關(guān)鍵軟硬件技術(shù);同時以TMS320C549 CSP評估板為基礎(chǔ),設(shè)計完成了DSP與CompactFlash卡之間的接口電路,正確實現(xiàn)了DSP對CompactFlash卡的讀寫及數(shù)據(jù)管理等各種功能
2018-12-12 09:53:01
DSP的嵌入式系統(tǒng)與LAN91C111型自適應(yīng)10Mb/s/100Mb/s嵌入式以太網(wǎng)控制的接口電路及軟硬件實現(xiàn)方法。 TX INT:當(dāng)TX completion FIFO不為空時置1e; TX
2019-06-12 05:00:08
在高頻超聲波數(shù)據(jù)采集系統(tǒng)中,很多高速A/D轉(zhuǎn)換器往往不能直接與處理器相連接,這時就需要使用FIFO在處理器與A/D轉(zhuǎn)換器之間架一座橋梁,FIFO的先入先出特性可以方便緩存大量的數(shù)據(jù)塊。在基于ARM
2020-12-28 06:55:06
~328μs),輸出讀信號,此時數(shù)據(jù)接口單元的寫允許信號wr_fifo變?yōu)橛行?,同時外部A/D轉(zhuǎn)換器的讀允許信號也變?yōu)橛行?,此后ADC0804的數(shù)據(jù)端口上輸出有效數(shù)據(jù),在wr_clk的上升沿將A/D
2019-04-17 07:00:01
A/D轉(zhuǎn)換,經(jīng)過足夠的時間后(T=327μs~328μs),輸出讀信號,此時數(shù)據(jù)接口單元的寫允許信號wr_fifo變?yōu)橛行В瑫r外部A/D轉(zhuǎn)換器的讀允許信號也變?yōu)橛行?,此后ADC0804的數(shù)據(jù)端口
2019-04-25 07:00:02
我的輸入模擬量是在正負(fù)5V之間,頻率小于120KHz,想要做一個數(shù)字功放,輸出小于200KHz,接驅(qū)動1KW的負(fù)載,用DSP+FPGA控制現(xiàn)在第一步想要選擇外部A/D轉(zhuǎn)換芯片,初次設(shè)計,還望請各位學(xué)者說的詳細(xì)些,謝謝!
2016-07-12 11:50:41
FIFO芯片是什么?如何利用FIFO去實現(xiàn)DSP間雙向并行異步通訊?
2021-06-02 06:08:17
嗨,伙計們,最近,我正在開發(fā)一個USB項目,其中CY7C68013A-128AXC被用來通過奴隸FIFO接口與FPGA通信,在68013中,EP2被配置為512字節(jié)雙緩沖Mulnual OFF
2019-03-01 14:17:46
的可編程邏輯器件EPM7256A完成對數(shù)據(jù)的緩存和傳輸?shù)母鞣N時序控制以及開關(guān)量采樣時序、路數(shù)判別。采用FIFO器件作為高速A/D與DSP處理器間的數(shù)據(jù)緩沖,有效地提高了處理器的工作效率。
2020-12-31 07:52:43
實時鐘DS12887與DSP的接口設(shè)計摘要:討論了并行實時鐘DS12887 與DSP 之間的接口。介紹了DSP 通過時序模擬的方法實現(xiàn)對實時鐘芯片DS12887 的讀寫訪問,并給出了它們的接口
2009-11-03 15:03:04
DSP48A的SPARTAN 3A DSP FPGA之間存在什么形式的通信?它是基于公交車的嗎?有仲裁嗎?他們的溝通協(xié)議是什么?以上來自于谷歌翻譯以下為原文What form
2019-06-28 06:19:32
怎么實現(xiàn)A/D數(shù)據(jù)采集接口的設(shè)計?
2021-04-20 07:19:20
FIFO芯片。芯片的存儲空間是2K×9 bit,讀寫時間最小是10ns。其主要的控制管腳功能如表1所示。3.接口電路的CPLD實現(xiàn)通過上面的介紹,可以大致歸納出接口電路需要實現(xiàn)的主要功能如下:(1)將A/D
2019-05-23 05:01:08
輸入緩沖區(qū)。CY7C68013A的,Slave FIFO接口模式如圖6所示。3.2 EZ-USB FX2時序設(shè)計在本設(shè)計的FPGA中,設(shè)計了如圖6的外部主控制器的功能邏輯。由于DSP端Linkport
2019-05-31 05:00:04
A/D和D/A轉(zhuǎn)換器接口
DAC0832是一個8位D/A轉(zhuǎn)換器芯片,單電源供電,從+5V~+15V均可正常工作,基準(zhǔn)電壓的范圍為±10V,電流建立時間為1µs,CMOS工藝,低功耗
2009-04-28 15:28:27
0 AD7572A與高速DSP處理器的接口設(shè)計:
2009-06-10 09:45:46
25 介紹了串行A/D、D/A 芯片 MAX1270 和DAC7734E,對于DSP 上的串行接口McBSP(多通道緩沖串口)進行了細(xì)致的說明,給出了TMS320C6713 與串行A/D、D/A 接口芯片的硬件設(shè)計及軟件實現(xiàn)。關(guān)鍵詞:D
2009-08-11 09:16:45
33 詳細(xì)介紹了高精度4 通道同步采樣A/D 轉(zhuǎn)換器AD7864 的特點和工作方式,以及AD7864 與DSP 外部存儲器接口進行異步數(shù)據(jù)通信的控制方法。給出AD7864
2009-09-09 09:48:46
71 A7105 Reference code for FIFO mode:1. 簡介這文件系對 RF chip -A7105 FIFO mode 做一簡單的應(yīng)用范程序,供使用者能夠快速應(yīng)用這 RF chip。2. 系統(tǒng)概述本范程序使用簡單的跳頻(frequency hop
2009-09-29 10:22:17
37 簡述了SPI總線協(xié)議工作時序和配置要求,通過一個成功的實例詳細(xì)介紹了使用SPI總線實現(xiàn)DSP與MCU之間的高速通信方法,并參考實例給出了SPI接口的硬件連接、初始化、以及傳輸
2009-11-27 15:10:35
58 對于用于視頻圖像處理的DSP 來說,由于前端的A/D 采集速度較低,一般為了減少DSP 的開銷,在視頻采集A/D 和DSP 之間接入先進先出存儲器(FIFO) 作為緩沖。本文實現(xiàn)了一種在采集A/D
2009-11-30 15:51:46
21 本文主要研究了用FPGA 芯片內(nèi)部的EBRSRAM 來實現(xiàn)異步FIFO 設(shè)計方案,重點闡述了異步FIFO 的標(biāo)志信號——空/滿狀態(tài)的設(shè)計思路,并且用VHDL 語言實現(xiàn),最后進行了仿真驗證。
2010-01-13 17:11:58
40 實時鐘DS12887 與DSP 的接口設(shè)計
摘要:討論了并行實時鐘DS12887 與DSP 之間的接口。介紹了DSP 通過時序模擬的方法實現(xiàn)對實時鐘芯片DS12887 的讀寫訪問,并給出了它們的接口設(shè)
2010-04-02 15:29:00
31 PC機與DSP之間的并行通訊技術(shù)
摘要:對PC 機在EPP 模式下與C6000 系列DSP 的HPI 口之間進行的并行通訊進行了研究,提出了用EPP 協(xié)議和CPLD 實現(xiàn)DSP 與計算機并口
2010-04-07 14:37:06
35 介紹了異步FIFO在Camera Link接口中的應(yīng)用,將Camera Link接口中的幀有效信號FVAL和行有效信號LVAL引入到異步FIFO的設(shè)計中。分析了FPGA中設(shè)計異步FIFO的難點,解決了異步FIFO設(shè)計中存在的兩
2010-07-28 16:08:06
32 ARM的A/D接口實驗
一、 實驗?zāi)康模保煜RM 本身自帶的八路十位A/D 控制器及相應(yīng)寄存器。2.編程實現(xiàn)ARM 系統(tǒng)的A/D 功能。3.掌
2008-12-25 23:45:19
3418 
A/D轉(zhuǎn)換器芯片及接口電路
1.8位A/D轉(zhuǎn)換器芯片ADC0809ADC0809是CMOS單片型逐次逼近式A
2009-01-14 13:28:09
5264 
【摘 要】 針對某脈沖警戒雷達設(shè)計了一種新的基于單倍FIFO存儲空間的乒乓存儲電路,實現(xiàn)了DSP與A/D、D/A之間的數(shù)據(jù)交換。 &
2009-05-10 20:02:41
1014 
摘 要:根據(jù)高速定點DSP芯片TMS320F206的特點,提出使用串行A/D轉(zhuǎn)換器TLC2558作為DSP系統(tǒng)的模擬量輸入部分,解決了以往基于并行數(shù)據(jù)傳輸?shù)?b class="flag-6" style="color: red">A/D轉(zhuǎn)換器不能與高速DSP進行很好配合的問
2009-05-18 21:36:34
1336 基于A/D和DSP的高速數(shù)據(jù)采集技術(shù)
中頻信號分為和差兩路,高速A/D與DSP組成的數(shù)據(jù)采集系統(tǒng)要分別對這兩路信號進行采集。對于兩路數(shù)據(jù)采集電路,A/
2009-10-17 10:17:41
1546 
DSP與PCI網(wǎng)卡接口設(shè)計
基于DSP的嵌入式系統(tǒng)的以太網(wǎng)接口設(shè)計一直是熱門領(lǐng)域,目前利用的以太網(wǎng)控制器大多都是ISA接口。隨著PCI總線逐漸取代ISA總線
2009-10-25 15:30:16
1567 基于FPGA的FIFO設(shè)計和應(yīng)用
引 言
在利用DSP實現(xiàn)視頻實時跟蹤時,需要進行大量高速的圖像采集。而DSP本身自帶的FIFO并不足以支持系統(tǒng)中大量數(shù)據(jù)的暫時存儲
2009-11-20 11:25:45
2390 
DSP嵌入式系統(tǒng)人機接口設(shè)計
1 引言
人機接口是嵌入式控制系統(tǒng)的重要組成部分,用于人機之間實時交換控制系統(tǒng)并返回系統(tǒng)狀態(tài)。嵌入式系統(tǒng)大都采用液
2009-12-24 16:34:13
1155 
FPGA設(shè)計的高速FIFO電路技術(shù)
本文主要介紹高速FIFO電路在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用,相關(guān)電路主要有高速A/D轉(zhuǎn)換器、FPGA、SDRAM存儲器等。圖1為本方案的結(jié)構(gòu)框圖。在大容量
2010-05-27 09:58:59
2978 
摘要:介紹了TMS320F2407A DSP芯片上USB接口的實現(xiàn),DSP與PC之間的高速通信一直是DSP應(yīng)用的關(guān)鍵問題,文中分析了PC與DSP通過USB接口通信的原理,使用AN2131Q芯片實現(xiàn)了USB接口,說明了軟件和硬件設(shè)計的框架。 關(guān)鍵詞:USB;DSP;固件
2011-02-25 16:42:45
144 摘要:隨著數(shù)字信息的發(fā)展,對數(shù)據(jù)處理能力的要求日益提高,越來越多地需要利用多個DSP協(xié)調(diào)工作.該文提出一種利用軟FIFO實現(xiàn)多個DSP間的高速通信的方案,并進行了仿真試驗.仿真結(jié)果表明該方案是可行有效的. 關(guān)鍵詞:先進先出隊列;數(shù)字信號處理;VHDL;現(xiàn)場可編程門
2011-02-25 23:12:18
33 詳細(xì)介紹了TMS320C6205讀取FIFO中數(shù)據(jù)的速度以及如何設(shè)置EMIF的CExCTL寄存器的接口時序。
2011-11-30 11:45:00
4609 
文中給出了異步FIFO的實現(xiàn)代碼和FPGA與DSP的硬件連接電路。經(jīng)驗證,利用異步FIFO的方法,在FPGA與DSP通信中的應(yīng)用,具有傳輸速度快、穩(wěn)定可靠、實現(xiàn)方便的優(yōu)點。
2011-12-12 14:28:22
51 中頻信號分為和差兩路,高速A/D與DSP組成的數(shù)據(jù)采集系統(tǒng)要分別對這兩路信號進行采集。對于兩路數(shù)據(jù)采集電路,A/D與DSP的接口連接是一樣的。兩個A/D同時將和路與差路信號采
2012-03-28 10:41:38
6328 
TMS320VC5402 DSP與串行AD73360 A/D轉(zhuǎn)換器的接口設(shè)計
2015-11-02 11:00:55
12 DSP接口,從入門到精通只DSP接口,參考下。
2016-01-19 11:30:44
60 自定義fifo接口控制器,利用sopc builder實現(xiàn)。
2016-03-22 14:09:34
1 異步FIFO在FPGA與DSP通信中的運用
2016-05-19 11:17:11
0 大多數(shù)的高速模數(shù)轉(zhuǎn)換器不能夠直接和DSP 相連。一個比較好的解決辦法是使用FIFO 作為輸入緩沖。FIFO 可以通過C6000 系列的外部存儲器接口( EMIF) 與TMS320C6000 系列
2017-05-31 16:09:36
3 基于異步FIFO在FPGA與DSP通信中的運用
2017-10-19 10:30:56
10 基于FIFO的高速A_D和DSP接口設(shè)計
2017-10-19 14:10:23
9 基于PC機與DSP之間的并行通訊技術(shù)
2017-10-20 09:29:15
1 介紹了利用CYPRESS公司的FIFO芯片CY7C419實現(xiàn)DSP間雙向并行異步通訊的方法,該方法簡單實用,速度快,特別適用于小數(shù)據(jù)量的數(shù)據(jù)相互傳送。文中給出了CY7C419的引腳功能以及用FIFO
2017-10-25 11:35:25
0 摘要 利用異步FIFO實現(xiàn)FPGA與DSP進行數(shù)據(jù)通信的方案。FPGA在寫時鐘的控制下將數(shù)據(jù)寫入FIFO,再與DSP進行握手后,DSP通過EMIFA接口將數(shù)據(jù)讀入。文中給出了異步FIFO的實現(xiàn)
2017-10-30 11:48:44
3 據(jù)量的數(shù)據(jù)交換及通訊來說,要提高DSP的工作效率,不僅要求并行接口的響應(yīng)快,而且必須采用異步方式以免相互等待。本文介紹了采用CYPRESS公司的FIFO芯片CY7C419來實現(xiàn)DSP間的雙向并行異步通訊接口。該方法不僅比用TTL鎖存器的方式速度快,而且譯碼邏
2017-11-01 11:34:19
5 代碼包括接口設(shè)計的VHDL源碼和驗證的X86匯編語言代碼,代碼內(nèi)容見本刊網(wǎng)站(WWW.dpj.com.cn)。VHDL代碼在ALTEra公司的開發(fā)工具QUARTusII下編譯,經(jīng) 下載 電纜 下載 到FPGA后,可在Debug中用匯編語言對DSP進行讀寫驗證。
2018-07-17 17:47:00
6746 
在現(xiàn)代的集成電路芯片中,隨著設(shè)計規(guī)模的不斷擴大,一個系統(tǒng)中往往含有數(shù)個時鐘。多時鐘域帶來的一個問題就是,如何設(shè)計異步時鐘之間的接口電路。異步FIFO(Firstln F irsto ut)是解決這個
2018-02-07 14:22:54
0 本文檔的主要內(nèi)容詳細(xì)介紹的是DSP2833X FIFO的程序和資料合集免費下載。
2019-03-11 08:00:00
2 FIFO隊列不對報文進行分類,當(dāng)報文進入接口的速度大于接口能發(fā)送的速度時,FIFO按報文到達接口的先后順序讓報文進入隊列,同時,FIFO在隊列的出口讓報文按進隊的順序出隊,先進的報文將先出隊,后進的報文將后出隊。
2019-11-29 07:04:00
5109 。DSP用于實現(xiàn)USB協(xié)議,通過DSP編程實現(xiàn)DSP數(shù)據(jù)通過USB接口與PC機通信,且USB芯片的描述符寫入及各種命令狀態(tài)的處理均通過DSP編程實現(xiàn)。
2019-06-19 15:17:17
2776 
介紹了TI公司TMS320C67系列DSP的EMIF(外部存儲器接口)與異步FIFO(先進先出)存儲器的硬件接口設(shè)計,著重描述了用EDMA(擴展的直接存儲器訪問)方式讀取FIFO存儲器數(shù)據(jù)的軟件設(shè)計
2019-07-31 16:40:47
21 在高頻超聲波數(shù)據(jù)采集系統(tǒng)中,很多高速A/D轉(zhuǎn)換器往往不能直接與處理器相連接,這時就需要使用FIFO在處理器與A/D轉(zhuǎn)換器之間架一座橋梁,FIFO的先入先出特性可以方便緩存大量的數(shù)據(jù)塊。
2019-11-05 15:54:54
2965 
利用多通道緩沖串口McBSPO實現(xiàn)了TMS320VC5509 DSP與外部串行Flash之間的SPI通訊。完成了用DSP控制Flash進行在線系統(tǒng)編程。有效地降低了系統(tǒng)設(shè)計的復(fù)雜性,節(jié)省了空間。重點
2020-08-27 14:30:52
20 對于用于視頻圖像處理的DSP來說,由于前端的A/D 采集速度較低,一般為了減少DSP 的開銷,在視頻采集A/D 和DSP之間接入先進先出存儲器(FIFO) 作為緩沖。
2021-03-18 09:27:38
5063 
A/D與D/A轉(zhuǎn)換接口教程說明分享。
2021-03-30 10:01:58
9 EE-144:在兩個ADSP-2191 DSP之間創(chuàng)建主從SPI接口
2021-05-24 15:14:48
1 D/A和A/D轉(zhuǎn)換器與單片機接口綜述
2021-06-10 10:45:56
26 基于McBSP實現(xiàn)DSP與串行Flash之間的接口通訊(android嵌入式開發(fā)教程)-該文檔為基于McBSP實現(xiàn)DSP與串行Flash之間的接口通訊總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-08-04 11:12:54
10 位寬變換:對于不同寬度的數(shù)據(jù)接口也可以用FIFO,例如單片機位8位數(shù)據(jù)輸出,而DSP可能是16位數(shù)據(jù)輸入,在單片機與DSP連接時就可以使用FIFO來達到數(shù)據(jù)匹配的目的。
2022-11-09 20:00:03
2321 在FPGA的設(shè)計中的,內(nèi)部的FIFO和RAM是兩種非常常見的存儲單元
2023-07-11 17:23:33
2143 在超聲波無損檢測系統(tǒng)中,超聲波探頭的頻率一般是2~10 MHz。取探頭頻率為5 MHz,根據(jù)采樣定理,采樣頻率是探頭頻率的5~8倍,因此A/D芯片選用AD公司的AD9283,它的采樣速率達100 MHz,可以滿足系統(tǒng)要求。
2024-02-15 17:45:00
741 
評論