哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何在 Vivado中完成平臺準(zhǔn)備工作——創(chuàng)建硬件設(shè)計(jì)

454398 ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx賽靈思官微 ? 2020-09-26 11:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文系《創(chuàng)建 Vitis? 加速平臺的簡單指南》的第1部分。(您可通過下列鏈接查看其它各部分:第 2 部分:在 PetaLinux 中為加速平臺創(chuàng)建軟件工程;第 3 部分:在 Vitis 中封裝加速平臺?;第 4 部分:在 Vitis 中測試定制加速平臺)。

在本文中,我們將講解如何在 Vivado? Design Suite 中完成平臺準(zhǔn)備工作,以便將其用作為 Vitis 中的加速平臺。

您既可以采用已確認(rèn)的成熟設(shè)計(jì)作為平臺,這樣只需稍作增強(qiáng)便可靈活運(yùn)用于加速軟件功能,或者也可以采用僅含加速所需拓?fù)浣Y(jié)構(gòu)的簡單基礎(chǔ)平臺。重點(diǎn)在于,此平臺并沒有必要采用一次性設(shè)計(jì),而應(yīng)采用可有機(jī)變化的設(shè)計(jì),這樣即可隨您的設(shè)計(jì)需求而變。

引言

加速軟件組件就意味著將其從 CPU 卸載至可編程邏輯中的加速 IP。Vitis 工具將負(fù)責(zé)處理在加速 IP 與 CPU 之間添加數(shù)據(jù)移動程序的操作。

但它確實(shí)需要用戶提供輸入信息。它需要了解從 SoC 和加速 IP 連接到哪個接口。它還需要了解有哪些時鐘/復(fù)位可供使用。

并且由于我們在 CPU 與加速 IP 之間發(fā)送數(shù)據(jù)塊,因此需要中斷信號?;旧暇瓦@些…… 好吧,其實(shí)還要向 Vitis 工具提供一些其它信息,這個我們稍后再聊。

先繼續(xù)往下看。啟動 Vivado 并創(chuàng)建工程。我使用的是 ZCU104 評估板。但以下步驟對于所有 Zynq? UltraScale? 開發(fā)板都是通用的,無論是開發(fā)板還是定制板都一樣。

創(chuàng)建硬件設(shè)計(jì)

創(chuàng)建塊設(shè)計(jì) (BD)。此處名稱與用于命名平臺的名稱相同。

從 IP 目錄添加 Zynq UltraScale 處理器子系統(tǒng) IP 塊。如果使用的是開發(fā)板,那么應(yīng)啟用“塊自動化設(shè)置 (Block Automation)”功能。

我把默認(rèn)接口更改為僅包含 LPD:

在我們的簡單平臺中,可以只創(chuàng)建 2 個時鐘。這些時鐘將在 Vitis 中使用。

我們可從 IP 目錄添加 Clocking Wizard:

默認(rèn)情況下,復(fù)位處于高電平有效狀態(tài),而復(fù)位源(位于 Zynq UltraScale 器件上)則處于低電平有效狀態(tài)。因此,在進(jìn)行時鐘設(shè)置配置時需牢記此信息。

我添加了 3 個輸出時鐘:100Mhz、150Mhz 和 300Mhz:

并將復(fù)位極性設(shè)置為低電平有效(Active Low):

針對每個時鐘都需要提供同步復(fù)位。我們有 3 個時鐘,因此需要從 IP 目錄添加 3 個 Processor System Reset IP 核:

下一步,需要添加中斷信號。這里我們從 IP 目錄添加 AXI Interrupt Controller。用戶可以使用 IP integrator 中的“運(yùn)行自動連接(Run Connection Automation)”功能來處理 AXI 連接。

使用 100Mhz 時鐘

在 AXI Interrupt Controller 中,將“中斷輸出連接(Interrupt Output Connection)”設(shè)置為“單連接 (Single)”,并將其連接到 Zynq UltraScale IP 上的 pl_ps_irq:

對于基本硬件平臺,這樣設(shè)置就可以了。

現(xiàn)在,我們只需設(shè)置元數(shù)據(jù),以便通過 Platform (PFM) 屬性將硬件信息告知 Vitis 即可。

添加 PFM 屬性

PFM 屬性是將元數(shù)據(jù)傳遞給 Vitis 所必需的。

Vitis 會提取這些數(shù)據(jù)以判定哪些接口、時鐘和中斷信號可用于在現(xiàn)有平臺中添加加速部分。

平臺名稱

首先,對平臺命名:

完成命名后,您將看到一個新的“平臺 (Platform)”選項(xiàng)卡。其中將顯示整個設(shè)計(jì)中的所有時鐘、接口和中斷信號。 我們需要篩選可用于 Vitis 的資源。

啟用時鐘

右鍵單擊時鐘,然后單擊“啟用 (Enable)”:

針對 clk_out3 重復(fù)此操作。

時鐘屬性

選中“選項(xiàng) (Options)”選項(xiàng)卡:

注:時鐘 ID 必須以 0 開頭并遞增,因此,請更改此處設(shè)置。我們還必須指定默認(rèn)值。

此處默認(rèn)值即 Vitis 中使用的默認(rèn)時鐘:

設(shè)置 clk_out3 的索引

啟用接口

可采用塊設(shè)計(jì)中可用的任意接口,例如,Zynq UltraScale 器件上的接口或 AXI Interconnect 上的接口。

在此例中,我只添加 Zynq UltraScale 器件上的接口。

啟用中斷

工程屬性

Vitis IDE 是支持眾多不同流程(例如,數(shù)據(jù)中心、加速或嵌入式流程等)的統(tǒng)一工具。我們需要將此用途傳遞給 Vitis 工具。

如果要創(chuàng)建嵌入式設(shè)計(jì),就需要指定該用途。在此示例中,我們將把 Vitis 用于加速。此用途必須明確指定,因?yàn)?Vitis 需要告知下游工具如何處理該平臺。

此處可看到下列屬性:

創(chuàng)建 XSA

完成以下任務(wù)以創(chuàng)建 XSA

? 生成塊設(shè)計(jì)
? 創(chuàng)建 HDL 封裝
? 生成比特流
? 依次單擊“File -> Export -> Export Hardware”
o 依次單擊“Expandable -> Pre Synthesis”,然后選中“Bitstream”

用戶可在此處輸入詳細(xì)信息:

至此大功告成。

如需了解后續(xù)步驟,請參閱本系列博客的第 2 部分:在 PetaLinux 中為加速平臺創(chuàng)建軟件工程

文章轉(zhuǎn)載自:Xilinx賽靈思官微
編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2206

    瀏覽量

    131900
  • 開發(fā)板
    +關(guān)注

    關(guān)注

    26

    文章

    6419

    瀏覽量

    120858
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    860

    瀏覽量

    71398
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    使用Python/MyHDL創(chuàng)建自定義FPGA IP

    使用 Python/MyHDL 創(chuàng)建自定義 FPGA IP,與 Vivado 集成,并通過 PYNQ 進(jìn)行控制——實(shí)現(xiàn)軟件上的簡單硬件設(shè)計(jì)。
    的頭像 發(fā)表于 04-09 09:53 ?220次閱讀
    使用Python/MyHDL<b class='flag-5'>創(chuàng)建</b>自定義FPGA IP

    基于Vivado的AD9680 FPGA芯片測試

    在FPGA開發(fā)領(lǐng)域,與高速ADC芯片如AD9680協(xié)同工作是一項(xiàng)充滿挑戰(zhàn)但又極具樂趣的任務(wù)。今天咱們就聊聊基于Vivado平臺,針對AD9680芯片,實(shí)現(xiàn)1G采樣率且4通道(lane4)的FPGA測試程序,并且是用Verilog
    的頭像 發(fā)表于 03-18 11:26 ?2619次閱讀

    如何通過京東開放平臺API獲取店鋪所有商品列表

    準(zhǔn)備工作 成為京東開放平臺開發(fā)者: 訪問京東開放平臺官網(wǎng),注冊并創(chuàng)建開發(fā)者賬號。 創(chuàng)建應(yīng)用: 在開發(fā)者控制臺
    的頭像 發(fā)表于 03-17 17:30 ?669次閱讀
    如何通過京東開放<b class='flag-5'>平臺</b>API獲取店鋪所有商品列表

    通過京東開放平臺API根據(jù)商品ID獲取商品詳情技術(shù)指南

    平臺的通用API設(shè)計(jì),確保真實(shí)可靠。 1. 準(zhǔn)備工作 在調(diào)用API前,您需要完成以下準(zhǔn)備工作: 注冊開發(fā)者賬號:訪問京東開放平臺官網(wǎng),注冊開
    的頭像 發(fā)表于 03-11 17:05 ?663次閱讀

    光伏場站無人機(jī)巡檢系統(tǒng)巡檢應(yīng)用的準(zhǔn)備工作

    了傳統(tǒng)巡檢模式的不足,促進(jìn)了光伏電站運(yùn)維管理的科學(xué)化、智能化及高效化。 巡檢前的準(zhǔn)備工作,重點(diǎn)在于設(shè)備選型與配置,這需要無人機(jī)平臺與載荷設(shè)備的有效結(jié)合,所配備的無人機(jī)具備長續(xù)航、抗風(fēng)能力強(qiáng)、精準(zhǔn)懸停等特點(diǎn),搭載
    的頭像 發(fā)表于 03-09 13:42 ?225次閱讀
    光伏場站無人機(jī)巡檢系統(tǒng)巡檢應(yīng)用的<b class='flag-5'>準(zhǔn)備工作</b>

    獲取Ozon商品詳情數(shù)據(jù)的API接口技術(shù)指南

    準(zhǔn)備工作、接口調(diào)用、代碼實(shí)現(xiàn)及注意事項(xiàng)。文章基于通用API實(shí)踐,確保內(nèi)容真實(shí)可靠。 1. 準(zhǔn)備工作 在調(diào)用API前,您需要完成以下準(zhǔn)備工作: 注冊開發(fā)者賬號 :訪問Ozon開發(fā)者
    的頭像 發(fā)表于 02-28 16:28 ?948次閱讀
    獲取Ozon商品詳情數(shù)據(jù)的API接口技術(shù)指南

    調(diào)用樂天平臺API獲取商品詳情數(shù)據(jù)

    。 1. 準(zhǔn)備工作 在開始調(diào)用API之前,你需要完成以下準(zhǔn)備工作: 注冊開發(fā)者賬號 :訪問樂天開發(fā)者門戶,注冊并創(chuàng)建開發(fā)者賬號。 創(chuàng)建應(yīng)用
    的頭像 發(fā)表于 02-02 16:25 ?336次閱讀
    調(diào)用樂天<b class='flag-5'>平臺</b>API獲取商品詳情數(shù)據(jù)

    應(yīng)用開發(fā)準(zhǔn)備工作

    注冊成為開發(fā)者 在華為開發(fā)者聯(lián)盟網(wǎng)站上,注冊成為開發(fā)者,并完成實(shí)名認(rèn)證,從而享受聯(lián)盟開放的各類能力和服務(wù)。 創(chuàng)建應(yīng)用 在AppGallery Connect(簡稱AGC)上,參考創(chuàng)建項(xiàng)目和創(chuàng)建
    發(fā)表于 01-04 10:47

    Windows系統(tǒng)下用vivado將電路燒寫到MCU200T板載FLASH的方法

    在Windows操作系統(tǒng)下使用vivado將設(shè)計(jì)的電路燒寫到MCU200T開發(fā)板上的FLASH的方法。通過將硬件電路的比特流文件燒寫到板載FLASH內(nèi),開發(fā)板上電時將自動地從FLASH
    發(fā)表于 10-29 08:21

    元服務(wù)發(fā)布準(zhǔn)備工作

    發(fā)布元服務(wù)前,請?jiān)敿?xì)了解華為應(yīng)用市場的審核要求,并提前準(zhǔn)備發(fā)布所需的文件、資源,以便您能順利、快速通過發(fā)布審核流程。 仔細(xì)閱讀元服務(wù)審核指南,了解發(fā)布元服務(wù)至華為應(yīng)用市場需要遵循的規(guī)則和要求。 完成
    發(fā)表于 10-10 15:48

    AMD Vivado ChipScope助力硬件調(diào)試

    許多硬件問題只有在整個集成系統(tǒng)實(shí)時運(yùn)行的過程才會顯現(xiàn)出來。AMD Vivado ChipScope 提供了一套完整的調(diào)試流程,可在系統(tǒng)運(yùn)行期間最大限度提升對可編程邏輯的觀測能力,助力設(shè)計(jì)調(diào)試。
    的頭像 發(fā)表于 09-05 17:08 ?1294次閱讀

    土壓力計(jì)在使用前需要進(jìn)行哪些準(zhǔn)備工作?

    在巖土工程安全監(jiān)測,振弦式土壓力計(jì)的測量精度直接影響結(jié)構(gòu)物安全評估結(jié)果。為確保設(shè)備投用后數(shù)據(jù)可靠,使用前需完成系統(tǒng)化準(zhǔn)備工作。南京峟思為總結(jié)出以下關(guān)鍵步驟。1、正式安裝前需進(jìn)行雙重檢測。外觀檢查
    的頭像 發(fā)表于 08-21 13:29 ?554次閱讀
    土壓力計(jì)在使用前需要進(jìn)行哪些<b class='flag-5'>準(zhǔn)備工作</b>?

    何在Unified IDE創(chuàng)建視覺庫HLS組件

    Vivado IP 流程(Vitis Unified),在這篇 AMD Vitis HLS 系列 3 ,我們將介紹如何使用 Unified IDE 創(chuàng)建 HLS 組件。這里采用“自下而上”的流程,從 HLS
    的頭像 發(fā)表于 07-02 10:55 ?1680次閱讀
    如<b class='flag-5'>何在</b>Unified IDE<b class='flag-5'>中</b><b class='flag-5'>創(chuàng)建</b>視覺庫HLS組件

    想做好PCBA貼片加工?這些前期準(zhǔn)備工作要做好!

    一站式PCBA加工廠家今天為大家講講PCBA貼片加工前的準(zhǔn)備工作有哪些?PCBA貼片加工前的準(zhǔn)備工作。在PCBA代工過程,貼片加工前的準(zhǔn)備工作是確保電路板性能穩(wěn)定和生產(chǎn)效率高的基礎(chǔ)。
    的頭像 發(fā)表于 06-25 09:23 ?855次閱讀
    想做好PCBA貼片加工?這些前期<b class='flag-5'>準(zhǔn)備工作</b>要做好!

    電能質(zhì)量檢測前的準(zhǔn)備工作介紹

    電能質(zhì)量問題檢測測試前的準(zhǔn)備工作詳細(xì)介紹。
    的頭像 發(fā)表于 05-17 09:52 ?809次閱讀
    電能質(zhì)量檢測前的<b class='flag-5'>準(zhǔn)備工作</b>介紹
    尖扎县| 临海市| 万载县| 溆浦县| 进贤县| 洞头县| 丰台区| 马关县| 博兴县| 扎鲁特旗| 缙云县| 延边| 曲靖市| 南昌县| 玉屏| 梁河县| 东山县| 玉门市| 怀集县| 九台市| 白玉县| 嘉兴市| 巩留县| 耒阳市| 曲周县| 麻江县| 界首市| 宁蒗| 琼结县| 安吉县| 桑日县| 青田县| 呈贡县| 冀州市| 余江县| 石渠县| 万全县| 会昌县| 恩平市| 延安市| 昌平区|