哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

了解下面這些電路設計中的細節(jié)!

fcsde-sh ? 來源:張飛實戰(zhàn)電子 ? 作者:張飛實戰(zhàn)電子 ? 2020-10-26 15:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

發(fā)現(xiàn)這些細節(jié),拯救電路很多人都一樣,我們很多工程師在完成一個項目后,發(fā)現(xiàn)整個項目大部分的時間都花在“調試檢測電路整改電路”這個階段,也正是這個階段,很多項目沒有辦法進行下去,停滯在那邊。想要快速完成項目,擺脫實驗調試時的煩悶,苦惱不知道問題出在哪里,就快點了解下面這些電路設計中的細節(jié)!

01

為了獲得具有良好穩(wěn)定性的反饋電路,通常要求在反饋環(huán)外面使用一個小電阻或扼流圈給容性負載提供一個緩沖。

02

積分反饋電路通常需要一個小電阻(約560歐)與每個大于10pF的積分電容串聯(lián)。

03

在反饋環(huán)外不要使用主動電路進行濾波或控制EMCRF帶寬,而只能使用被動元件(最好為RC電路)。僅僅在運放的開環(huán)增益比閉環(huán)增益大的頻率下,積分反饋方法才有效。在更高的頻率下,積分電路不能控制頻率響應。

04

為了獲得一個穩(wěn)定的線性電路,所有連接必須使用被動濾波器或其他抑制方法(如光電隔離)進行保護。

05

使用EMC濾波器,并且與IC相關的濾波器都應該和本地的0V參考平面連接。

06

在外部電纜的連接處應該放置輸入輸出濾波器,任何在沒有屏蔽系統(tǒng)內部的導線連接處都需要濾波,因為存在天線效應。另外,在具有數(shù)字信號處理或開關模式的變換器的屏蔽系統(tǒng)內部的導線連接處也需要濾波。

07

模擬IC的電源和地參考引腳需要高質量的RF去耦,這一點與數(shù)字IC一樣。但是模擬IC通常需要低頻的電源去耦,因為模擬元件的電源噪聲抑制比(PSRR)在高于1KHz后增加很少。在每個運放、比較器和數(shù)據(jù)轉換器的模擬電源走線上都應該使用RC或LC濾波。電源濾波器的拐角頻率應該對器件的PSRR拐角頻率和斜率進行補償,從而在整個工作頻率范圍內獲得所期望的PSRR。

08

對于高速模擬信號,根據(jù)其連接長度和通信的最高頻率,傳輸線技術是必需的。即使是低頻信號,使用傳輸線技術也可以改善其抗干擾性,但是沒有正確匹配的傳輸線將會產(chǎn)生天線效應。

09

避免使用高阻抗的輸入或輸出,它們對于電場是非常敏感的。

010

由于大部分的輻射是由共模電壓和電流產(chǎn)生的,并且因為大部分環(huán)境的電磁干擾都是共模問題產(chǎn)生的,因此在模擬電路中使用平衡的發(fā)送和接收(差分模式)技術將具有很好的 EMC效果,而且可以減少串擾。平衡電路(差分電路)驅動不會使用0V參考系統(tǒng)作為返回電流回路,因此可以避免大的電流環(huán)路,從而減少RF輻射。

011

比較器必須具有滯后(正反饋),以防止因為噪聲和干擾而產(chǎn)生的錯誤的輸出變換,也可以防止在斷路點產(chǎn)生振蕩。不要使用比需要速度更快的比較器(將dV/dt保持在滿足要求的范圍內,盡可能低)。

012

有些模擬IC本身對射頻場特別敏感,因此常常需要使用一個安裝在PCB上,并且與 PCB的地平面相連接的小金屬屏蔽盒,對這樣的模擬元件進行屏蔽。

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 模擬IC
    +關注

    關注

    8

    文章

    181

    瀏覽量

    30853
  • 電路設計
    +關注

    關注

    6745

    文章

    2791

    瀏覽量

    220191
  • 扼流圈
    +關注

    關注

    1

    文章

    60

    瀏覽量

    20659

原文標題:你不知道的這12個細節(jié),正毀掉你的電路...

文章出處:【微信號:fcsde-sh,微信公眾號:fcsde-sh】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    放大電路設計

    這是我設計的三極管放大電路,但噪聲很大?,F(xiàn)在是三管并聯(lián)模式,去掉兩個只剩一個噪聲依舊不會變,這是為什么?電路設計是出現(xiàn)了什么問題嗎?
    發(fā)表于 04-13 12:54

    NTD2955、NVD2955功率MOSFET在電路設計的性能與應用

    NTD2955、NVD2955功率MOSFET在電路設計的性能與應用 引言 在電子電路設計,功率MOSFET作為關鍵元件,對電路性能起著
    的頭像 發(fā)表于 04-08 09:25 ?437次閱讀

    《Altium Designeder 25電路設計精講實踐》+讀后感

    用不到,但是還是按照書籍進行一番學習,以后用到的。 感謝作者深入細微的講解,使工程師了解很多不知道的細節(jié)軟件設計,在精進實踐中提升電路設計技能。
    發(fā)表于 02-24 17:07

    【「Altium Designer 25 電路設計精進實踐」閱讀體驗】+花絮篇

    在本書的第十章以結語的形式介紹本書的成書的過程,由此可知成書的過程是一個不斷積累、不斷提升和更新的過程,在本書之前作者就已完成了《Altium Designer22電路設計與仿真實戰(zhàn)從入門到精通
    發(fā)表于 02-13 00:17

    合科泰揭秘電路設計的可制造性原則

    這背后的關鍵,就在于你可能忽略了電路設計的重要的可制造性原則。可制造性,簡單來說,就是電路設計要考慮產(chǎn)品能否被順利制造出來,并且以合理的成本大規(guī)模生產(chǎn)。它不是一門高深莫測的科學,而是一種 "從工廠出發(fā)" 的設計思維。
    的頭像 發(fā)表于 01-21 14:08 ?763次閱讀

    高速PCB打樣必知:細節(jié)決定成敗,這些點你不能忽視!

    23年PCBA一站式行業(yè)經(jīng)驗PCBA加工廠家今天為大家講講高速pcb打樣需要注意什么細節(jié)?高速pcb打樣需要注意的細節(jié)。在高速PCB(印刷電路板)打樣階段,為確保最終產(chǎn)品的性能和可靠性,需要注意以下
    的頭像 發(fā)表于 12-16 09:19 ?442次閱讀
    高速PCB打樣必知:<b class='flag-5'>細節(jié)</b>決定成敗,<b class='flag-5'>這些</b>點你不能忽視!

    安森美雙NPN偏置電阻晶體管:簡化電路設計的理想之選

    在電子電路設計,如何簡化設計、降低成本并節(jié)省電路板空間一直是工程師們關注的重點。安森美(onsemi)推出的MUN5213DW1、NSBC144EDXV6和NSBC144EDP6系列雙NPN偏置電阻晶體管(BRT),為解決
    的頭像 發(fā)表于 11-27 11:25 ?542次閱讀
    安森美雙NPN偏置電阻晶體管:簡化<b class='flag-5'>電路設計</b>的理想之選

    11 月的 KiCon Asia 前開發(fā)者希望了解下中國用戶最感興趣的功能、需求

    “ ? 11 月的 KiCon Asia 前開發(fā)者希望了解下中國用戶最感興趣的功能、需求。大家可以把自己的想法填在這個文檔(或點擊閱讀原文): https://docs.qq.com/sheet
    的頭像 發(fā)表于 10-24 11:20 ?742次閱讀

    PCIe 7.0技術細節(jié)曝光

    6 月 11 日 PCI SIG官宣 PCI Express 7.0(PCIe 7.0)規(guī)范最終版已制定完畢,但幾乎沒有公開任何技術細節(jié)。不過,在 7 月 16 日,PCI-SIG 通過 BrightTalk 公開了一些更詳細的技術信息,下面就為大家介紹
    的頭像 發(fā)表于 09-08 10:43 ?3081次閱讀
    PCIe 7.0技術<b class='flag-5'>細節(jié)</b>曝光

    【深度解析】硬件電路設計:如何確保嵌入式數(shù)據(jù)可靠性?

    嵌入式系統(tǒng)開發(fā),硬件電路設計是確保數(shù)據(jù)可靠性的關鍵環(huán)節(jié)。本期我們將重點探討硬件設計的兩個重要方面:數(shù)據(jù)讀寫保護和掉電保護。硬件電路設計在嵌入式系統(tǒng)開發(fā)
    的頭像 發(fā)表于 07-30 11:35 ?860次閱讀
    【深度解析】硬件<b class='flag-5'>電路設計</b>:如何確保嵌入式數(shù)據(jù)可靠性?

    PMOS電路設計分析

    今天分享一個PMOS的電路設計,詳細了解下各個元器件在電路起到的作用。
    的頭像 發(fā)表于 07-21 16:15 ?3539次閱讀
    PMOS<b class='flag-5'>電路設計</b>分析

    IGBT驅動與保護電路設計及 應用電路實例

    從事IGBT應用電路設計的工程技術人員在實際設計工作參考。 全書共分為6章,在概述了IGBT的發(fā)展歷程與發(fā)展趨勢的基礎上,講解了IGBT的結構和工作特性、IGBT模塊化技術、IGBT驅動電路設計
    發(fā)表于 07-14 17:32

    高速過電流檢測電路設計

    高速過電流檢測電路設計
    的頭像 發(fā)表于 06-06 18:16 ?938次閱讀
    高速過電流檢測<b class='flag-5'>電路設計</b>

    如何學好電路設計?(文末分享電路設計資料合集)

    學好電路設計是硬件工程師的核心能力之一,需要系統(tǒng)的理論學習、實踐積累和持續(xù)迭代。通過以下路徑,結合至少3-5個完整項目經(jīng)驗,高效掌握電路設計技能;一、夯實基礎理論電路分析基礎掌握基爾霍夫定律、戴維南
    的頭像 發(fā)表于 05-22 11:40 ?1672次閱讀
    如何學好<b class='flag-5'>電路設計</b>?(文末分享<b class='flag-5'>電路設計</b>資料合集)

    SiC MOSFET驅動電路設計注意事項

    柵極驅動器是保證SiC MOSFET安全運行的關鍵,設計柵極驅動電路的關鍵點包括柵極電阻、柵極電壓和布線方式等,本章節(jié)帶你了解SiC MOSFET驅動電路設計、驅動電阻選擇、死區(qū)時間等注意事項。
    的頭像 發(fā)表于 04-24 17:00 ?2791次閱讀
    SiC MOSFET驅動<b class='flag-5'>電路設計</b>注意事項
    琼结县| 平乡县| 黄梅县| 盐源县| 安宁市| 普宁市| 安福县| 甘南县| 阿勒泰市| 天水市| 泸定县| 平邑县| 晋中市| 八宿县| 广昌县| 南靖县| 融水| 龙门县| 正镶白旗| 梓潼县| 平阳县| 日喀则市| 南充市| 福州市| 贺兰县| 秭归县| 基隆市| 肇庆市| 陵川县| 吉水县| 万盛区| 新宾| 五河县| 越西县| 买车| 莲花县| 潮州市| 武山县| 昌黎县| 苍南县| 江陵县|