哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB結(jié)構(gòu)的仿真結(jié)果和測(cè)試結(jié)果擬合案例

PCB線路板打樣 ? 來(lái)源:一博科技 ? 作者: 黃剛 ? 2021-03-21 12:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

對(duì)于SI工程師而言,沒有什么事情比把PCB結(jié)構(gòu)的仿真結(jié)果和測(cè)試結(jié)果擬合上更令他們感到開心的了。因?yàn)槟茏龅竭@一步,說(shuō)明了仿真的可靠性,進(jìn)而可以通過仿真解決大部分的問題,這可謂是PCB行業(yè)的一大福音。

這也是我們高速先生一直以來(lái)的夢(mèng)想,仿測(cè)擬合,雖然只是很簡(jiǎn)單的四個(gè)字,但是需要包含的理論知識(shí),軟件使用以及測(cè)試方法卻需要很長(zhǎng)時(shí)間的積累。高速先生也在這方面一直在做深入的研究,發(fā)現(xiàn)這的確是一個(gè)苦差事。剛好今年的文章中就有一篇講得比較透徹的仿真測(cè)試擬合的案例,下面我們一起來(lái)看看。

題目有點(diǎn)長(zhǎng),但是也很容易理解,講的就是對(duì)差分過孔的分析,分析的方法就是通過仿真和測(cè)試進(jìn)行擬合。

大家可能覺得無(wú)非就是一對(duì)過孔嘛,會(huì)3D仿真的人不用半天就能把它建模出來(lái),測(cè)試嘛,投一塊測(cè)試板,然后把這對(duì)孔做上去,通過網(wǎng)絡(luò)分析儀一測(cè)不就OK了嗎。恩,總體思路的確是這樣,但是隨著文章的深入你會(huì)發(fā)現(xiàn)就有一些因素實(shí)際上很難去把控。

文章的開場(chǎng)白,首先是對(duì)過孔的特性進(jìn)行一番介紹,例如過孔的危害是怎么樣的,會(huì)影響阻抗啦,會(huì)減緩上升時(shí)間之類。

然后給出的總體思路與大家的不謀而合,你會(huì)發(fā)現(xiàn)除了我們上面說(shuō)到的那幾個(gè)核心步驟之外,還多了一些有的朋友可能沒聽過的步驟,例如de-skew、de-embedding等等,這都是測(cè)試中會(huì)遇到的專業(yè)術(shù)語(yǔ),我們這里先不講,賣個(gè)關(guān)子哈。

本文需要進(jìn)行仿真測(cè)試對(duì)比的是一對(duì)從L7層換到L16層的過孔,通過做一根L7層和L16層的走線把兩邊去嵌掉,得到我們所關(guān)心的過孔結(jié)構(gòu)參數(shù)。

在去嵌之前,作者先用網(wǎng)分測(cè)試出上面三個(gè)結(jié)構(gòu)的參數(shù),結(jié)果似乎有點(diǎn)奇怪。為什么L16層的走線損耗差得那么厲害,甚至比多一對(duì)孔的L7轉(zhuǎn)L16的結(jié)構(gòu)還差呢?這說(shuō)不過去?。?/p>

當(dāng)作者看到上面結(jié)果的模態(tài)轉(zhuǎn)換也是L16層比較差的時(shí)候,大概知道了原因,肯定是由于這對(duì)差分線的P和N之間有延時(shí)差,也就是skew造成的。然后立馬把L7和L16的走線的P和N單端線的延時(shí)拿出來(lái)一比,果然證實(shí)了這一點(diǎn)。L16層的P和N的延時(shí)非常的大,因此造成了損耗在高頻的急劇下降。

如果大家沒注意這一點(diǎn),直接拿來(lái)去嵌的話會(huì)怎么樣呢?很可能會(huì)得到一個(gè)錯(cuò)誤的S參數(shù),高于0dB。

為什么P和N會(huì)有那么大的skew?主要原因還是由于玻纖效應(yīng)的影響。L7層和L16層其實(shí)都遇到了玻纖效應(yīng),只不過程度不同而已,這也從側(cè)面說(shuō)明了玻纖效應(yīng)的概率性。

如同前文所說(shuō),如果我們就這樣去嵌的話,得到了所謂過孔的結(jié)果就是下圖這樣的。

那我們應(yīng)該怎么辦呢?難道需要重新再投一板測(cè)試板?先不用哈,我們看看能不能在當(dāng)前測(cè)試數(shù)據(jù)的情況下做一些優(yōu)化,把skew給去掉,也就是de-skew了。

這是本文最核心的內(nèi)容,也是最難理解的一步。它通過損耗與相位之間的公式,從中反推出相位差,然后通過補(bǔ)償?shù)姆绞桨褍蛇叺膕kew抹平。

完成這一步運(yùn)算之后,再來(lái)看優(yōu)化后的測(cè)試數(shù)據(jù),就會(huì)發(fā)現(xiàn),skew的影響基本沒有了。

優(yōu)化后的損耗測(cè)試結(jié)果就和我們預(yù)期的比較吻合了。

這個(gè)時(shí)候再去通過相關(guān)去嵌軟件,就能真正的進(jìn)行去嵌,得到過孔的真實(shí)參數(shù)。

有了測(cè)試結(jié)果,后面就要進(jìn)行仿真了。仿真相對(duì)難度小一點(diǎn),通過對(duì)過孔的幾個(gè)參數(shù)進(jìn)行掃描,考慮一定的加工誤差之后,就能確定一組加工后的參數(shù)值,從而使過孔的仿真結(jié)果和測(cè)試結(jié)果達(dá)到基本的吻合了。

好,篇幅關(guān)系,本文的主要內(nèi)容就和大家分享到這里了。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4417

    文章

    23964

    瀏覽量

    426152
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    導(dǎo)熱凝膠熱循環(huán)測(cè)試結(jié)果對(duì)比與分析

    鉻銳特實(shí)業(yè)|東莞廠家|導(dǎo)熱凝膠熱循環(huán)測(cè)試結(jié)果深度對(duì)比:1000次-40℃~125℃循環(huán)后,高性能導(dǎo)熱凝膠熱導(dǎo)率衰減率僅5%以內(nèi),遠(yuǎn)優(yōu)于普通硅脂。詳細(xì)分析其穩(wěn)定性與實(shí)際應(yīng)用價(jià)值,為高端電子設(shè)備提供可靠散熱解決方案。
    的頭像 發(fā)表于 04-09 00:28 ?125次閱讀
    導(dǎo)熱凝膠熱循環(huán)<b class='flag-5'>測(cè)試</b><b class='flag-5'>結(jié)果</b>對(duì)比與分析

    快問快答:氣密性檢測(cè)精度的真相,為什么你的氣密測(cè)試結(jié)果不穩(wěn)定?

    ,而是聚焦整機(jī)穩(wěn)定性與實(shí)際工況適配性。I.為什么你的氣密檢測(cè)結(jié)果不穩(wěn)定?問題不全在傳感器質(zhì)量工程師最頭疼的場(chǎng)景:早上測(cè)試,產(chǎn)品合格。下午再測(cè),同一個(gè)產(chǎn)品變成不合格
    的頭像 發(fā)表于 03-19 15:16 ?183次閱讀
    快問快答:氣密性檢測(cè)精度的真相,為什么你的氣密<b class='flag-5'>測(cè)試</b><b class='flag-5'>結(jié)果</b>不穩(wěn)定?

    高速PCB工程師必看:用仿真三步法,讓鋪銅從“隱患”變“保障”

    本質(zhì)上是信號(hào)回流路徑和參考平面的核心組成部分。通過仿真工具驗(yàn)證其影響,是確保信號(hào)完整性(SI)的關(guān)鍵步驟。 ? 高速PCB設(shè)計(jì)通過仿真工具驗(yàn)證鋪銅對(duì)信號(hào)完整性的影響 一、 仿真前的模型
    的頭像 發(fā)表于 02-28 09:47 ?227次閱讀
    高速<b class='flag-5'>PCB</b>工程師必看:用<b class='flag-5'>仿真</b>三步法,讓鋪銅從“隱患”變“保障”

    如何在單個(gè)圖表上繪制多個(gè)測(cè)量結(jié)果曲線

    用戶常常希望對(duì)一批設(shè)備進(jìn)行測(cè)量,并將結(jié)果顯示在同一個(gè)圖表上以便比較。APx序列(Sequence)的設(shè)計(jì)是每次僅顯示一個(gè)設(shè)備的結(jié)果。如果您的電腦安裝了MicrosoftExcel,可以使用以下流程將
    的頭像 發(fā)表于 02-11 09:02 ?238次閱讀
    如何在單個(gè)圖表上繪制多個(gè)測(cè)量<b class='flag-5'>結(jié)果</b>曲線

    配電自動(dòng)化站所終端智能分布式功能閉環(huán)仿真測(cè)試案例

    深圳市科瑞杰科技有限公司-本次項(xiàng)目用到的是智能分布式DTU典型測(cè)試配網(wǎng)模型,實(shí)時(shí)仿真結(jié)果符合實(shí)際情況,各種動(dòng)態(tài)響應(yīng)很好的模擬了現(xiàn)場(chǎng)實(shí)際工況,為分布式DTU的測(cè)試提供了很好的解決方案。
    的頭像 發(fā)表于 02-04 17:35 ?702次閱讀
    配電自動(dòng)化站所終端智能分布式功能閉環(huán)<b class='flag-5'>仿真</b><b class='flag-5'>測(cè)試</b>案例

    有哪些方法可以排除電磁干擾對(duì)測(cè)試結(jié)果的影響?

    排除電磁干擾對(duì)測(cè)試結(jié)果的影響,核心是 **“隔離干擾源→切斷耦合路徑→強(qiáng)化抗干擾能力→數(shù)據(jù)校驗(yàn)過濾”** 的全流程防護(hù),結(jié)合電能質(zhì)量監(jiān)測(cè)裝置的測(cè)試場(chǎng)景(如溫度補(bǔ)償效果驗(yàn)證、精度校準(zhǔn)),具體方法如下
    的頭像 發(fā)表于 11-06 15:30 ?2009次閱讀

    Vivado仿真之后沒有出現(xiàn)仿真結(jié)果的解決方法

    ;Run Behavioral Simulation之后,會(huì)出現(xiàn)如下圖界面,此時(shí),在Tcl Console中并沒有出現(xiàn)仿真結(jié)果。 沒有出現(xiàn)仿真結(jié)果的原因是沒有給Vivado時(shí)間進(jìn)行
    發(fā)表于 10-31 06:24

    溫度波動(dòng)對(duì)炭塊室溫電阻率測(cè)試結(jié)果的影響及補(bǔ)償策略

    在炭塊室溫電阻率測(cè)試中,“室溫” 并非恒定值,溫度波動(dòng)會(huì)干擾測(cè)試準(zhǔn)確性。 一、溫度波動(dòng)對(duì)炭塊室溫電阻率測(cè)試結(jié)果的影響 溫度波動(dòng)通過改變炭塊導(dǎo)電特性與儀器測(cè)量穩(wěn)定性,導(dǎo)致電阻率
    的頭像 發(fā)表于 08-26 09:29 ?665次閱讀
    溫度波動(dòng)對(duì)炭塊室溫電阻率<b class='flag-5'>測(cè)試</b><b class='flag-5'>結(jié)果</b>的影響及補(bǔ)償策略

    待機(jī)功耗測(cè)試的“隱秘陷阱”:為什么你的測(cè)試結(jié)果可能不準(zhǔn)確?

    測(cè)試結(jié)果是否真實(shí)可信。測(cè)試前提要保證測(cè)試設(shè)備的精度,需從以下三個(gè)方面考慮:1、分辨率:測(cè)量的“放大鏡”分辨率決定了設(shè)備對(duì)模擬信號(hào)的“分辨能力”,我們用它來(lái)量化刻度。
    的頭像 發(fā)表于 07-22 11:37 ?1042次閱讀
    待機(jī)功耗<b class='flag-5'>測(cè)試</b>的“隱秘陷阱”:為什么你的<b class='flag-5'>測(cè)試</b><b class='flag-5'>結(jié)果</b>可能不準(zhǔn)確?

    PCB仿真結(jié)果天下無(wú)敵,板廠加工讓你一敗涂地

    高速先生成員--黃剛 沒錯(cuò),還是講過孔,話題永遠(yuǎn)都講不完的過孔。每年都有不少會(huì)仿真的粉絲問我們,為什么他們自己仿真結(jié)果測(cè)試差那么遠(yuǎn)呢?由于缺乏一些觀測(cè)加工后過孔真實(shí)情況的手段,一直
    發(fā)表于 07-21 15:57

    PCB仿真結(jié)果天下無(wú)敵,板廠加工讓你一敗涂地

    見過不少很會(huì)仿真高速過孔的高手,仿真結(jié)果very good,加工出來(lái)測(cè)試性能差5倍。你的仿真方法的確沒什么問題,只是你選的
    的頭像 發(fā)表于 07-21 15:56 ?605次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>仿真</b><b class='flag-5'>結(jié)果</b>天下無(wú)敵,板廠加工讓你一敗涂地

    利用EasyGo DeskSim創(chuàng)建實(shí)時(shí)仿真項(xiàng)目教程

    EasyGo DeskSim是一款配置型的實(shí)時(shí)仿真軟件,它允許用戶將 Simulink 算法程序快速部署到 EasyGo 實(shí)時(shí)仿真機(jī)上。實(shí)時(shí)仿真機(jī)支持選配不同的 FPGA 芯片和 IO 模塊,能夠處理高速信號(hào),并通過 IO 模塊
    的頭像 發(fā)表于 06-19 09:15 ?1431次閱讀
    利用EasyGo DeskSim創(chuàng)建實(shí)時(shí)<b class='flag-5'>仿真</b>項(xiàng)目教程

    標(biāo)準(zhǔn)電阻器不接PCB的地,電阻測(cè)量結(jié)果就波動(dòng)大

    標(biāo)準(zhǔn)電阻器不接PCB的地,電阻測(cè)量結(jié)果就波動(dòng)大,需要電阻箱上面的接地和PCB接地測(cè)試點(diǎn)連一起,這個(gè)是因?yàn)槭裁矗且驗(yàn)?b class='flag-5'>PCB接地不能用
    發(fā)表于 06-17 13:08

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結(jié)果(以 Vivado 2024.2 為例)。
    的頭像 發(fā)表于 05-19 14:22 ?1490次閱讀
    如何使用One Spin檢查AMD Vivado Design Suite Synth的<b class='flag-5'>結(jié)果</b>

    使用MicroPython部署中的ocrrec_image.py推理得到的輸出結(jié)果很差,如何解決呢?

    使用在線平臺(tái)訓(xùn)練OCR識(shí)別任務(wù),測(cè)試結(jié)果表現(xiàn)很好。 期待結(jié)果和實(shí)際結(jié)果 實(shí)際的推理結(jié)果很差,推理不出任何信息。
    發(fā)表于 04-29 06:54
    枣阳市| 南和县| 绥化市| 长丰县| 睢宁县| 运城市| 陇西县| 阆中市| 苍山县| 平遥县| 拉萨市| 平南县| 陈巴尔虎旗| 上高县| 平乡县| 平塘县| 连城县| 西乌| 怀化市| 大丰市| 镇巴县| 泰宁县| 福海县| 青岛市| 巴楚县| 靖江市| 成都市| 安平县| 东平县| 永清县| 滕州市| 新龙县| 紫云| 虎林市| 应城市| 米林县| 平定县| 德化县| 汕尾市| 卓尼县| 孝义市|