哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

深度解讀Vivado之Synthesis

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-06-01 11:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA設(shè)計里,設(shè)計仿真完成RTL代碼設(shè)計后便是交給設(shè)計套件進行綜合及布局布線。在綜合過程里,Vivado里提供的參數(shù)選項有點兒多,今天閑暇抽空梳理下。

-flatten_hierarchy

該參數(shù)提供三個可選項:

full:將我們整個設(shè)計層次打平,只保留頂層設(shè)計,對模塊間進行邊界優(yōu)化(可以理解為我們整個設(shè)計被塞到一個Module里)。

none:完全保留設(shè)計原始層次,不執(zhí)行任何邊界優(yōu)化。該選項工具進行的優(yōu)化最少,消耗的資源最多,層次保留最完整。

rebuild:在進行綜合時將原始設(shè)計打平,執(zhí)行邊界優(yōu)化,但將網(wǎng)表文件按照原始設(shè)計層次顯示。

對于在Verilog中使用的“keep_hierarchy”屬性優(yōu)先級高于flatten_hierarchy。

gated_clock_conversion

ASIC中門控時鐘用的比較多,而在FPGA設(shè)計中,門控時鐘并不是專用時鐘模塊生成,而且Vivado并不會對門控時鐘插入BUFG,在設(shè)計中應(yīng)極力避免。該選項可將門控時鐘信號轉(zhuǎn)換為使能信號,從而避免門控時鐘的使用。該選項存在三個參數(shù):

off:不允許門控時鐘轉(zhuǎn)換。

on:允許門控時鐘轉(zhuǎn)換,Verilog里添加“gated_clocked”的門控時鐘將會自動轉(zhuǎn)換。

auto:Verilog中添加“gated_clocked”的門控時鐘或者工具檢測到門控時鐘而且有相應(yīng)可用的時鐘約束選項時將進行門控時鐘轉(zhuǎn)換。

當門控時鐘負載較少且時鐘頻率并不高時可以適當使用門控時鐘,但建議手動插入BUFG。

-fanout_limit

該選項用于設(shè)定信號所能承受的最大負載。該選項對于設(shè)計中的控制信號,如置位,復(fù)位和使能信號是無效的。

-fanout_limit只是一個宏觀指導(dǎo)原則,并非強制命令。如果需要很明確的對某個信號降扇出,應(yīng)使用MAX_FANOUT而不是-fanout_limit。

MAX_FANOUT可應(yīng)用于RTL代碼中,也可應(yīng)用于XDC中,優(yōu)先級高于-fanout_limit。當需要控制扇出的寄存器與負載不在同一層次時,flatten_hierarchy不要設(shè)置為none模式,否則將會無法生效。

-directive

Vivado提供的一些優(yōu)化策略:

RuntimeOptimized:執(zhí)行較少的時序優(yōu)化及RTL優(yōu)化以降低運行時間。

AreaOptimized_high:執(zhí)行常規(guī)面積優(yōu)化,包括強制執(zhí)行三進制加法器,在比較器中使用新閾值以使用進位鏈以及實現(xiàn)面積優(yōu)化的多路復(fù)用器

AreaOptimized_medium:執(zhí)行常規(guī)面積優(yōu)化,包括更改控制集優(yōu)化的閾值,強制執(zhí)行三進制加法器,將推理的乘法器閾值降低到DSP模塊,將移位寄存器移入BRAM,在比較器中使用較低閾值以使用進位鏈,以及進行區(qū)域優(yōu)化的MUX操作。

AlternateRoutability:通過算法提升路由能力(使用更少的MUXF和CARRYs)。

AreaMapLargeShiftRegToBRAM:檢測大型移位寄存器,并使用專用的Block RAM實現(xiàn)它們。

AreaMultThresholdDSP:減少DSP的推斷及使用。

FewerCarryChains:通過LUT使用降低進位鏈的使用。

-retiming

在不改變原始設(shè)計及功能時通過調(diào)整LUT和寄存器位置來進行時序優(yōu)化調(diào)整。

-fsm_extraction

設(shè)定狀態(tài)機編碼方式,默認為auto,此時Vivado會自行決定最佳的編碼方式。

-keep_equivalent_registers

當勾選時,對于輸入的同源寄存器,綜合時將會被合成一個。如下例所示:

always@(posedge clk)begin rx《=a; ry《=a; r《=b; resa《=rx & r; resb《=ry^y;end

當該選項不勾選時,rx,ry將會被合并成一個寄存器。

-resource_shring

對算數(shù)運算符通過資源共享優(yōu)化設(shè)計資源,有三個可選項:auto、on、off。設(shè)置為auto時,工具會根據(jù)時序要求進行調(diào)整。

-control_set_opt_threshold

觸發(fā)器的控制集由時鐘信號,復(fù)位/置位吸納后和使能信號構(gòu)成,通常只有{clk,set/rst,ce}均相同的觸發(fā)器才可以被放在一個SLICE中。該選項將時鐘使能優(yōu)化的閾值設(shè)置為較少的控制集。默認值為自動,這意味著該工具將根據(jù)目標設(shè)備選擇一個值。支持任何正整數(shù)值。

給定值是工具將控制集移入寄存器的D邏輯所需的扇出數(shù)量。如果扇出大于該值,則該工具嘗試使該信號驅(qū)動該寄存器上的control_set_pin。

-no_lc

使能該選項時,工具將不會嘗試LUT的整合。雖然LUT整合能夠降低LUT的使用,但也有可能導(dǎo)致布局布線擁塞。當“LUT as Logic”超過15%時,建議勾選該選項。

-no_slrextract -shreg_min_size

移位寄存器可以被綜合成LUT實現(xiàn)。-shreg_min_size用于管理移位寄存器是否映射為LUT,默認值為3.當移位寄存器的深度不超過-shereg_min_size時,最終采用移位寄存器實現(xiàn),否則采用FF+LUT+FF形式實現(xiàn)。

-no_slrextract用于阻止工具將移位寄存器映射為LUT。優(yōu)先級高于-shreg_min_size。

其他選項我們基本就用不上了,若需使用可參照ug901手冊。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 移位寄存器
    +關(guān)注

    關(guān)注

    4

    文章

    352

    瀏覽量

    23422
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2065

    瀏覽量

    63558
  • LUT
    LUT
    +關(guān)注

    關(guān)注

    0

    文章

    52

    瀏覽量

    13204
  • 代碼
    +關(guān)注

    關(guān)注

    30

    文章

    4976

    瀏覽量

    74378
  • xdc
    xdc
    +關(guān)注

    關(guān)注

    1

    文章

    24

    瀏覽量

    6173

原文標題:亂花漸欲迷人眼—Vivado之Synthesis

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    人工智能-Python深度學(xué)習(xí)進階與應(yīng)用技術(shù):工程師高培解讀

    深度學(xué)習(xí)進階的技術(shù)路線圖,來分析解讀一下從基礎(chǔ)原理到前沿應(yīng)用的多個關(guān)鍵節(jié)點。一、從基礎(chǔ)到進階:構(gòu)建深度學(xué)習(xí)的完整認知深度學(xué)習(xí)的起點,是對神經(jīng)網(wǎng)絡(luò)基本結(jié)構(gòu)的理解。B
    的頭像 發(fā)表于 04-21 11:01 ?302次閱讀
    人工智能-Python<b class='flag-5'>深度</b>學(xué)習(xí)進階與應(yīng)用技術(shù):工程師高培<b class='flag-5'>解讀</b>

    Vivado中IP核被鎖定的解決辦法

    當使用不同版本的Vivado打開工程時,IP核被鎖定的情況較為常見。不同版本的Vivado對IP核的支持程度和處理方式有所不同。
    的頭像 發(fā)表于 02-25 14:00 ?532次閱讀
    <b class='flag-5'>Vivado</b>中IP核被鎖定的解決辦法

    vivado中常用時序約束指令介紹

    vivado中,我們常用的時序約束指令主要包括如下幾個方面。
    的頭像 發(fā)表于 01-20 16:15 ?634次閱讀

    vcs和vivado聯(lián)合仿真

    我們在做參賽課題的過程中發(fā)現(xiàn),上FPGA開發(fā)板跑系統(tǒng)時,有時需要添加vivado的ip核。但是vivado仿真比較慢,vcs也不能直接對添加了vivado ip核的soc系統(tǒng)進行仿真。在這種情況下
    發(fā)表于 10-24 07:28

    Vivado中向FPGA的Flash燒錄e203的方法

    首先導(dǎo)入、并配置好項目,完成項目的綜合(SYNTHESIS)與實現(xiàn)(IMPLEMENTATION),查看有無錯誤與或警告信息,調(diào)整完成后,右鍵比特流生成(Generate Bitstream),選擇
    發(fā)表于 10-23 08:28

    HarmonyOSAI編程智能代碼解讀

    CodeGenie > Explain Code,開始解讀當前代碼內(nèi)容。 說明 最多支持解讀20000字符以內(nèi)的代碼片段。 使用該功能需先完成CodeGenie登錄授權(quán)。 本文主要從參考引用自HarmonyOS官方文檔
    發(fā)表于 09-02 16:29

    vivado仿真時GSR信號的影響

    利用vivado進行設(shè)計xilinx FPGA時,寫完設(shè)計代碼和仿真代碼后,點擊run simulation(啟動modelsim進行仿真)。
    的頭像 發(fā)表于 08-30 14:22 ?1567次閱讀
    <b class='flag-5'>vivado</b>仿真時GSR信號的影響

    Vivado無法選中開發(fā)板的常見原因及解決方法

    在使用 AMD Vivado Design Suite 對開發(fā)板(Evaluation Board)進行 FPGA 開發(fā)時,我們通常希望在創(chuàng)建工程時直接選擇開發(fā)板,這樣 Vivado 能夠自動配置
    的頭像 發(fā)表于 07-15 10:19 ?1951次閱讀
    <b class='flag-5'>Vivado</b>無法選中開發(fā)板的常見原因及解決方法

    直播 | GB/T 45086與ISO11451標準深度解讀研討會筆記請查收!

    6月12日,《德思特GB/T 45086與ISO11451標準深度解讀》線上研討會圓滿結(jié)束。感謝大家的觀看與支持!在直播間收到一些觀眾的技術(shù)問題,我們匯總了熱點問題并請講師詳細解答,在此整理分享給大家,請查收!
    的頭像 發(fā)表于 06-18 11:06 ?1171次閱讀
    直播 | GB/T 45086與ISO11451標準<b class='flag-5'>深度</b><b class='flag-5'>解讀</b>研討會筆記請查收!

    瑞薩365 深度解讀

    技術(shù)架構(gòu)、核心功能、行業(yè)影響及未來展望四個維度進行深度解讀: 一、技術(shù)架構(gòu):融合硬件與設(shè)計軟件的跨領(lǐng)域協(xié)作平臺 瑞薩365基于Altium 365云平臺構(gòu)建,整合了瑞薩的半導(dǎo)體產(chǎn)品組合與Altium的設(shè)計工具鏈,形成從芯片選型到系統(tǒng)部署的全流程數(shù)字環(huán)境。其核心架構(gòu)圍繞 五
    的頭像 發(fā)表于 06-06 09:58 ?2563次閱讀
    瑞薩365 <b class='flag-5'>深度</b><b class='flag-5'>解讀</b>

    蘋果A20芯片的深度解讀

    以下是基于最新行業(yè)爆料對蘋果A20芯片的深度解讀,綜合技術(shù)革新、性能提升及行業(yè)影響三大維度分析: 一、核心技術(shù)創(chuàng)新 ? ? 制程工藝突破 ? ? 全球首款2nm芯片 ?:采用臺積電N2(第一代2納米
    的頭像 發(fā)表于 06-06 09:32 ?4432次閱讀

    ARM Mali GPU 深度解讀

    ARM Mali GPU 深度解讀 ARM Mali 是 Arm 公司面向移動設(shè)備、嵌入式系統(tǒng)和基礎(chǔ)設(shè)施市場設(shè)計的圖形處理器(GPU)IP 核,憑借其異構(gòu)計算架構(gòu)、能效優(yōu)化和生態(tài)協(xié)同,成為全球移動
    的頭像 發(fā)表于 05-29 10:12 ?4917次閱讀

    Arm 公司面向 PC 市場的 ?Arm Niva? 深度解讀

    面向 PC 市場的 ? Arm Niva ? 深度解讀 ? Arm Niva ? 是 Arm 公司為 PC 市場推出的核心計算平臺,屬于其“平臺優(yōu)先”戰(zhàn)略的關(guān)鍵布局。作為 ? Arm 計算
    的頭像 發(fā)表于 05-29 09:56 ?1874次閱讀

    Arm 公司面向移動端市場的 ?Arm Lumex? 深度解讀

    面向移動端市場的 ? Arm Lumex ? 深度解讀 ? Arm Lumex ? 是 Arm 公司面向移動設(shè)備市場推出的新一代計算平臺,隸屬于其“平臺優(yōu)先”戰(zhàn)略的核心布局。作為 ? Arm 計算
    的頭像 發(fā)表于 05-29 09:54 ?4564次閱讀

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結(jié)果(以 Vivado 2024.2 為例)。
    的頭像 發(fā)表于 05-19 14:22 ?1490次閱讀
    如何使用One Spin檢查AMD <b class='flag-5'>Vivado</b> Design Suite Synth的結(jié)果
    沙坪坝区| 会同县| 封开县| 三穗县| 临高县| 昭平县| 高唐县| 盐城市| 三江| 通海县| 定安县| 修武县| 闸北区| 奎屯市| 盐边县| 青阳县| 门头沟区| 孟村| 京山县| 霍林郭勒市| 泸水县| 南阳市| 若羌县| 西华县| 赤城县| 安化县| 莫力| 弋阳县| 裕民县| 内黄县| 塔城市| 淮南市| 宾川县| 鄂尔多斯市| 澎湖县| 泰兴市| 忻城县| 额敏县| 通化市| 遂溪县| 武威市|