哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet是什么新技術(shù)呢?

芯片工藝技術(shù) ? 來源:芯片工藝技術(shù) ? 作者:芯片工藝技術(shù) ? 2022-08-11 11:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

最近兩天經(jīng)常看到Chiplet這個(gè)詞,以為是什么新技術(shù)呢,google一下這不就是幾年前都在提的先進(jìn)封裝嗎。最近資本市場(chǎng)帶動(dòng)了芯片投資市場(chǎng),和chiplet有關(guān)的公司身價(jià)直接飛天。帶著好奇今天扒一扒chiplet是什么:

Chiplet的概念其實(shí)很簡(jiǎn)單,就是硅片級(jí)別的重用。從系統(tǒng)端出發(fā),首先將復(fù)雜功能進(jìn)行分解,然后開發(fā)出多種具有單一特定功能、可相互進(jìn)行模塊化組裝的裸芯片,如實(shí)現(xiàn)數(shù)據(jù)存儲(chǔ)、計(jì)算、信號(hào)處理、數(shù)據(jù)流管理等功能,并最終以此為基礎(chǔ),建立一個(gè)Chiplet的芯片網(wǎng)絡(luò)。

8ecde5d8-1897-11ed-ba43-dac502259ad0.png

chiplet就是把不同功能的裸芯片,也就是常說的Die,通過某些渠道或者介質(zhì)對(duì)接封裝起來,也就是Die-to-Die的技術(shù)。

8f19f8ba-1897-11ed-ba43-dac502259ad0.png

常規(guī)的半導(dǎo)體芯片一般都是2D平面工藝,一層膜,一層圖案,一層介質(zhì)實(shí)現(xiàn)特定功能,最終形成具備一些功能的芯片。后來芯片為了實(shí)現(xiàn)集成度更高,就會(huì)在一個(gè)Die上設(shè)計(jì)多個(gè)模塊功能,有負(fù)責(zé)計(jì)算的部分,通常是數(shù)字電路,也要設(shè)計(jì)負(fù)責(zé)I/O的部分,通常是模擬電路。這些模塊都在同一片die上面設(shè)計(jì)好,因此芯片面積都比較大。同時(shí)為了追求芯片性能,大家都想采用先進(jìn)制程,5nm、3nm、1nm,越小越好。但是越小制程難度越大,成本太高,再加上美國作梗,不是所有人都可以用得上5nm。

其實(shí)對(duì)于芯片,數(shù)字電路采用先進(jìn)制程可以明顯提高運(yùn)算性能,但是模擬電路采用先進(jìn)制程性能提升并不大,有點(diǎn)浪費(fèi)。

因此就可以想,把本來一個(gè)大的die,切割成兩塊或者多塊。數(shù)字電路部分采用新制程,模擬電路采用老制程,這樣既簡(jiǎn)化了設(shè)計(jì)步驟,又提高了先進(jìn)制程的利用率,I/O模塊也更經(jīng)濟(jì)。

8f431a9c-1897-11ed-ba43-dac502259ad0.png

8f706600-1897-11ed-ba43-dac502259ad0.png

另外采用chiplet降低了單位面積內(nèi)的芯片設(shè)計(jì)量,可以適當(dāng)減少芯片集成度,我的理解是采用14nm的工藝制程說不定可以干5nm的事情。

明白了為什么采用chiplet,但是如何用chiplet,就需要die和die之間的互聯(lián)了。和我們做電路一樣的,芯片之間的互聯(lián)也需要協(xié)議,特別是對(duì)于這種先進(jìn)封裝,并沒有行業(yè)規(guī)定,每個(gè)芯片廠家設(shè)計(jì)的金屬對(duì)接口位置可能都不同,因此急需一個(gè)標(biāo)準(zhǔn)的出臺(tái)。

2022年三月份出現(xiàn)的UCIe, 即Universal Chiplet Interconnect Express,是IntelAMD、ARM高通、三星、臺(tái)積電、日月光、Google Cloud、Meta和微軟等公司聯(lián)合推出的Die-to-Die互連標(biāo)準(zhǔn),其主要目的是統(tǒng)一Chiplet(芯粒)之間的互連接口標(biāo)準(zhǔn),打造一個(gè)開放性的Chiplet生態(tài)系統(tǒng)。UCIe在解決Chiplet標(biāo)準(zhǔn)化方面具有劃時(shí)代意義。

到目前為止,已經(jīng)成功商用的Die-to-Die互連接口協(xié)議多達(dá)十幾種,主要分為串行接口協(xié)議和并行接口協(xié)議。比較而言,串行接口一般延遲比較大,而并行接口可以做到更低延遲,但也會(huì)消耗更多的Die-to-Die互連管腳;而且因?yàn)橐M量保證多組管腳之間延遲的一致,所以每個(gè)管腳不易做到高速率。

8f9aefe2-1897-11ed-ba43-dac502259ad0.png

UCIe 成員分為三個(gè)級(jí)別:發(fā)起人、貢獻(xiàn)者和采用者。發(fā)起人由董事會(huì)組成并具有領(lǐng)導(dǎo)作用。貢獻(xiàn)者和發(fā)起者公司可以參與工作組,而采用者只能看到最終規(guī)范并獲得知識(shí)產(chǎn)權(quán)保護(hù)。

貢獻(xiàn)者成員名單如下:

8fd931bc-1897-11ed-ba43-dac502259ad0.png

董事會(huì)成員有:

9012b478-1897-11ed-ba43-dac502259ad0.png

但是chiplet也有一些難度,切成小die之后的封裝工作會(huì)加倍,精度和具體工藝都需要更精密的儀器設(shè)備來保證,估計(jì)又會(huì)被歐美日國家把控著。

做成芯片后的測(cè)試和原有芯片均不同,疊加后的芯片就像一個(gè)黑匣子一樣,不容易查找測(cè)試異常。

另外EDA設(shè)計(jì)軟件也要跟上,國內(nèi)的設(shè)計(jì)軟件目前很難做好這一塊的。

不過對(duì)于國內(nèi)半導(dǎo)體行業(yè)也是機(jī)遇,畢竟卡脖子問題不解決,也不能做先進(jìn)制程,不能閑著不是。

9025c0fe-1897-11ed-ba43-dac502259ad0.png

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1668

    瀏覽量

    83534
  • 半導(dǎo)體芯片
    +關(guān)注

    關(guān)注

    61

    文章

    946

    瀏覽量

    72808
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    499

    瀏覽量

    13646

原文標(biāo)題:什么是Chiplet技術(shù),為啥突然熱起來了

文章出處:【微信號(hào):dingg6602,微信公眾號(hào):芯片工藝技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Chiplet異構(gòu)集成的先進(jìn)互連技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正面臨傳統(tǒng)芯片縮放方法遭遇基本限制的關(guān)鍵時(shí)刻。隨著人工智能和高性能計(jì)算應(yīng)用對(duì)計(jì)算能力的需求呈指數(shù)級(jí)增長(zhǎng),業(yè)界已轉(zhuǎn)向多Chiplet異構(gòu)集成作為解決方案。本文探討支持這一轉(zhuǎn)變的前沿互連技術(shù),內(nèi)容來自新加坡微電子研究院在2025年HIR年會(huì)上發(fā)表的研究成果[1]。
    的頭像 發(fā)表于 02-02 16:00 ?2826次閱讀
    多<b class='flag-5'>Chiplet</b>異構(gòu)集成的先進(jìn)互連<b class='flag-5'>技術(shù)</b>

    北極芯微榮獲2025年深圳市高新技術(shù)企業(yè)認(rèn)定

    深圳北極芯微電子有限公司(北極芯微)近日正式通過深圳市2025年國家高新技術(shù)企業(yè)認(rèn)定,獲頒"高新技術(shù)企業(yè)"資質(zhì)。
    的頭像 發(fā)表于 01-30 11:17 ?406次閱讀

    如何突破AI存儲(chǔ)墻?深度解析ONFI 6.0高速接口與Chiplet解耦架構(gòu)

    NV-LPDDR4標(biāo)準(zhǔn)),顯著提升閃存控制器與顆粒間的交互效率。? 信號(hào)穩(wěn)健性技術(shù):內(nèi)置 1-tap DFE(判決反饋均衡) 和 Pi-LLT技術(shù),有效補(bǔ)償高速信道中的損耗與衰減。? 智能化適配能力:支持 8組
    發(fā)表于 01-29 17:32

    西門子EDA如何推動(dòng)Chiplet技術(shù)商業(yè)化落地

    全球半導(dǎo)體產(chǎn)業(yè)正從曠日持久的競(jìng)速賽,轉(zhuǎn)向以創(chuàng)新為核心的全新范式。在這場(chǎng)革命中,Chiplet(小芯片)技術(shù)來到了聚光燈下,它主張將復(fù)雜系統(tǒng)分解為模塊化的小芯片,通過先進(jìn)封裝技術(shù)進(jìn)行異構(gòu)集成,從而開辟了一條通往更高性能密度的路徑。
    的頭像 發(fā)表于 01-24 10:14 ?1314次閱讀

    躍昉科技受邀出席第四屆HiPi Chiplet論壇

    隨著摩爾定律放緩與AI算力需求的爆發(fā)式增長(zhǎng),傳統(tǒng)芯片設(shè)計(jì)模式正面臨研發(fā)成本高昂、能耗巨大、迭代周期長(zhǎng)的多重壓力。在此背景下,Chiplet(芯粒)技術(shù)成為推動(dòng)集成電路產(chǎn)業(yè)持續(xù)演進(jìn)的關(guān)鍵路徑。2025
    的頭像 發(fā)表于 12-28 16:36 ?883次閱讀
    躍昉科技受邀出席第四屆HiPi <b class='flag-5'>Chiplet</b>論壇

    得一微電子受邀出席第四屆HiPi Chiplet論壇

    12月20日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(簡(jiǎn)稱HiPi聯(lián)盟)主辦的第四屆HiPi Chiplet論壇在北京成功舉辦。本屆論壇以“探索芯前沿,驅(qū)動(dòng)新智能”為核心主題,聚焦算力升級(jí)、先進(jìn)工藝突破、關(guān)鍵技術(shù)
    的頭像 發(fā)表于 12-25 15:42 ?621次閱讀

    Chiplet核心挑戰(zhàn)破解之道:瑞沃微先進(jìn)封裝技術(shù)新思路

    由深圳瑞沃微半導(dǎo)體科技有限公司發(fā)布隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠芯片制程微縮已難以持續(xù)滿足人工智能、高性能計(jì)算等領(lǐng)域?qū)λ懔γ芏扰c能效的日益苛刻需求。在這一背景下,Chiplet(芯粒)技術(shù)
    的頭像 發(fā)表于 11-18 16:15 ?1260次閱讀
    <b class='flag-5'>Chiplet</b>核心挑戰(zhàn)破解之道:瑞沃微先進(jìn)封裝<b class='flag-5'>技術(shù)</b>新思路

    黑芝麻智能斬獲AITX熱點(diǎn)創(chuàng)新技術(shù)獎(jiǎng)

    近日,在第三十二屆中國汽車工程學(xué)會(huì)年會(huì)暨展覽會(huì)(SAECCE 2025)與汽車創(chuàng)新技術(shù)展(AITX)舉辦期間,備受行業(yè)矚目的AITX熱點(diǎn)創(chuàng)新技術(shù)獎(jiǎng)評(píng)選結(jié)果正式揭曉。黑芝麻智能自主研發(fā)的安全智能底座,憑借在智能汽車跨域融合領(lǐng)域的突破性技術(shù)
    的頭像 發(fā)表于 10-28 17:07 ?1068次閱讀

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實(shí)

    ,對(duì)于芯片架構(gòu)的設(shè)計(jì)需要什么、哪些技術(shù)已經(jīng)成熟可用以及哪些創(chuàng)新即將出現(xiàn),仍然存在不確定性。在Chiplet開始廣泛應(yīng)用之前,了解該技術(shù)及其配套生態(tài)系統(tǒng)至關(guān)重要。隨著
    的頭像 發(fā)表于 10-23 12:19 ?526次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實(shí)

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺(tái):CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強(qiáng)” 的問題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?1201次閱讀

    小芯片(Chiplet)技術(shù)的商業(yè)化:3大支柱協(xié)同與數(shù)據(jù)驅(qū)動(dòng)的全鏈條解析

    半導(dǎo)體行業(yè)正站在一個(gè)十字路口。當(dāng)人工智能迎來爆發(fā)式增長(zhǎng)、計(jì)算需求日趨復(fù)雜時(shí),小芯片(Chiplet技術(shù)已成為撬動(dòng)下一代創(chuàng)新的核心驅(qū)動(dòng)力。然而,這項(xiàng)技術(shù)能否從小眾方案躍升為行業(yè)標(biāo)準(zhǔn),取決于其背后
    的頭像 發(fā)表于 08-19 13:47 ?1603次閱讀
    小芯片(<b class='flag-5'>Chiplet</b>)<b class='flag-5'>技術(shù)</b>的商業(yè)化:3大支柱協(xié)同與數(shù)據(jù)驅(qū)動(dòng)的全鏈條解析

    Chiplet與3D封裝技術(shù):后摩爾時(shí)代的芯片革命與屹立芯創(chuàng)的良率保障

    在摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1420次閱讀
    <b class='flag-5'>Chiplet</b>與3D封裝<b class='flag-5'>技術(shù)</b>:后摩爾時(shí)代的芯片革命與屹立芯創(chuàng)的良率保障

    無刷直流電機(jī)電流檢測(cè)新技術(shù)

    開關(guān)管通態(tài)壓降的表現(xiàn)形式及電流波形重構(gòu)原理,實(shí)驗(yàn)結(jié)果表明該技術(shù)具有實(shí)現(xiàn)簡(jiǎn)單、經(jīng)濟(jì)實(shí)用的特點(diǎn),值得推廣。 純分享帖,點(diǎn)擊下方附件免費(fèi)獲取完整資料~~~ *附件:無刷直流電機(jī)電流檢測(cè)新技術(shù).pdf 【免責(zé)
    發(fā)表于 06-26 13:47

    技術(shù)封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產(chǎn)業(yè)格局角度分析Chiplet技術(shù)的戰(zhàn)略意義,華芯邦如何通過技術(shù)積累推動(dòng)中國從“跟跑”到“領(lǐng)跑”。
    的頭像 發(fā)表于 05-06 14:42 ?1072次閱讀

    芯樸科技榮獲國家高新技術(shù)企業(yè)稱號(hào)

    根據(jù)《高新技術(shù)企業(yè)認(rèn)定管理辦法》(國科發(fā)火〔2016〕32號(hào))和《高新技術(shù)企業(yè)認(rèn)定管理工作指引》(國科發(fā)火〔2016〕195號(hào))有關(guān)規(guī)定,現(xiàn)將上海市認(rèn)定機(jī)構(gòu)2024年認(rèn)定報(bào)備的第二批4686家高新技術(shù)企業(yè)(企業(yè)名單詳見附件)進(jìn)行
    的頭像 發(fā)表于 04-25 17:10 ?1286次閱讀
    大邑县| 安化县| 肃北| 康平县| 金堂县| 喜德县| 桂林市| 宁津县| 绥滨县| 饶阳县| 哈密市| 宝兴县| 吉安县| 内丘县| 贞丰县| 胶州市| 手游| 宜宾县| 南丰县| 河西区| 通江县| 龙泉市| 聂荣县| 临沭县| 繁峙县| 什邡市| 偏关县| 靖西县| 肃宁县| 邵阳县| 昌江| 灵宝市| 伽师县| 平潭县| 思南县| 大丰市| 古蔺县| 鹿泉市| 南丰县| 荔波县| 女性|