哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V給我們帶來(lái)了什么?

Dbwd_Imgtec ? 來(lái)源:未知 ? 2022-12-13 17:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來(lái)源:內(nèi)容由半導(dǎo)體行業(yè)觀察(ID:icbank)編譯自semiwiki

通常,我們更喜歡把臺(tái)式機(jī)/筆記本電腦的復(fù)雜指令集叫做CISC,把智能手機(jī)的精簡(jiǎn)指令集叫做RISC。戴爾和蘋果等 OEM 一直在其筆記本電腦中使用 x86 CISC 處理器。讓我在這里解釋筆記本電腦的設(shè)計(jì)方法。主板以多核CISC處理器為主要部件,連接GPU、RAM、存儲(chǔ)內(nèi)存等子系統(tǒng)和I/O接口。操作系統(tǒng)在多核處理器上并行運(yùn)行多個(gè)應(yīng)用程序,管理內(nèi)存分配和 I/O 操作。


這就是我們使用處理器實(shí)現(xiàn)任何電子系統(tǒng)的方式。然而,我們更喜歡使用 RISC 處理器的智能手機(jī)系統(tǒng)級(jí)芯片,因?yàn)樗兄谖覀儨p小主板的尺寸和功耗。幾乎整個(gè)具有多核 RISC CPU、GPU、DSP、無(wú)線和接口子系統(tǒng)、SRAM、閃存和 IP 的系統(tǒng)都在 SoC 上實(shí)現(xiàn)。OEM Apple 正在遵循這款智能手機(jī)的 SoC 設(shè)計(jì)方法,甚至將他們的 MAC 筆記本作為 OEM 潮流引領(lǐng)者。所有最新的 MAC 書籍都使用他們的 M 系列 SoC,這些 SoC 使用 ARM 的 RISC 處理器。


因此,很明顯,英特爾的 x86 或 ARM 的 RISC 處理器的專有 ISA 一直是 Apple、戴爾、三星等 OEM 的選擇,但現(xiàn)在為什么我們需要像 RISC-V 這樣的開放 ISA,而不是所有這些經(jīng)過充分驗(yàn)證的ISA。


在今天的情況下,每個(gè)人都將 SoC 用于他們的筆記本電腦和智能手機(jī)。這種復(fù)雜的 SoC 需要通用處理器和專用處理器。為了實(shí)現(xiàn)像 Apple 的 M 系列 SoC 這樣的芯片,我們需要不同種類的處理器,如 RISC CPU、GPU、DSP、安全處理器、圖像處理器、機(jī)器學(xué)習(xí)加速器、安全和神經(jīng)引擎,基于來(lái)自多個(gè) IP 的各種通用和專用 ISA供應(yīng)商,如圖1所示。

圖 1:Apple M1 SoC 參考:AnandTech


在這種情況下,主要挑戰(zhàn)是:


1.選擇并與多家 IP 供應(yīng)商合作


2.不同的 IP 供應(yīng)商可能有不同的 IP 許可方案,工程師將無(wú)法自由地定制 ISA 和設(shè)計(jì),因?yàn)樗麄兏敢鉂M足他們的設(shè)計(jì)目標(biāo)。


3.所有專門的 ISA 都不會(huì)持續(xù)/生存很長(zhǎng)時(shí)間,從而影響長(zhǎng)期產(chǎn)品支持計(jì)劃和路線圖。


4.此外,涉及多個(gè) ISA 和工具鏈的軟件/應(yīng)用程序開發(fā)和更新將具有挑戰(zhàn)性。


RISC-V 是一種具有多種擴(kuò)展功能的通用免許可開放式 ISA。它是一個(gè) ISA,分為一個(gè)小的基本整數(shù) ISA,可用作定制加速器和可選標(biāo)準(zhǔn)擴(kuò)展的基礎(chǔ),以支持通用軟件開發(fā)。

您可以添加自己的擴(kuò)展來(lái)實(shí)現(xiàn)您的專用處理器,或者根據(jù)需要自定義基本 ISA,因?yàn)樗情_放的。沒有許可證限制。因此,在未來(lái),我們可以僅使用一個(gè) RISC-V ISA 創(chuàng)建所有通用和專用處理器,并實(shí)現(xiàn)任何復(fù)雜的 SoC。


什么是 RISC-V,它與其他 ISA 有何不同?

RISC-V 是加州大學(xué)伯克利分校的第五個(gè)主要 ISA 設(shè)計(jì)。它是由非營(yíng)利組織 RISC-V International維護(hù)的開放式 ISA,涉及所有利益相關(guān)者社區(qū)以實(shí)施和維護(hù) ISA 規(guī)范、黃金參考模型和合規(guī)性測(cè)試套件。


RISC-V 不是 CPU 實(shí)現(xiàn)。它是通用處理器和專用處理器的開放式 ISA。一個(gè)完全開放的 ISA,可供學(xué)術(shù)界和工業(yè)界免費(fèi)使用。


RISC-V ISA 被分成一個(gè)小的基本整數(shù) ISA,可單獨(dú)用作定制加速器或教育目的的基礎(chǔ),以及支持通用軟件開發(fā)的可選標(biāo)準(zhǔn)擴(kuò)展


RISC-V 支持應(yīng)用程序、操作系統(tǒng)內(nèi)核和硬件實(shí)現(xiàn)的 32 位和 64 位地址空間變體。因此,它適用于所有計(jì)算系統(tǒng),從嵌入式微控制器到云服務(wù)器,如下所述。
簡(jiǎn)單的嵌入式微控制器、保護(hù)運(yùn)行 RTOS嵌入式系統(tǒng)、運(yùn)行操作系統(tǒng)的臺(tái)式機(jī)/筆記本電腦/智能手機(jī)以及運(yùn)行多個(gè)操作系統(tǒng)的云服務(wù)器。


二、RISC-V 基礎(chǔ) ISA

RISC-V 是一個(gè)相關(guān) ISA 家族:RV32I、RV32E、RV64I、RV128I。

RV32I/ RV32E/ RV64I/RV128I 是什么意思:

RV——RISC-V

32/64/128 – 定義寄存器寬度 [XLEN] 和地址空間

I – 整數(shù)基 ISA

32 個(gè)用于所有基本 ISA 的寄存器

E – 嵌入式:只有 16 個(gè)寄存器的基本 ISA


(1)RISC-V 寄存器:


所有基本 ISA 都有 32 個(gè)寄存器,如圖 2 所示,除了 RV32E。只有RV32E base ISA對(duì)于簡(jiǎn)單的嵌入式微控制器只有16個(gè)寄存器,但寄存器寬度仍然是32位。

寄存器 X0 硬接線為零。稱為程序計(jì)數(shù)器的特殊寄存器保存要從內(nèi)存中獲取的當(dāng)前指令的地址。

如圖 2 所示,RISC-V 應(yīng)用程序二進(jìn)制接口,ABI 定義了寄存器的標(biāo)準(zhǔn)功能。為了簡(jiǎn)單和一致,軟件開發(fā)工具通常使用 ABI 名稱。根據(jù) ABI,額外的寄存器專用于 X0 到 X15 范圍內(nèi)的保存寄存器、函數(shù)參數(shù)和臨時(shí)變量,主要用于 RV32E 基礎(chǔ) ISA,它只需要前 16 個(gè)寄存器來(lái)實(shí)現(xiàn)簡(jiǎn)單的嵌入式微控制器。但是 RV32I 基礎(chǔ) ISA 將擁有所有 32 個(gè)寄存器 X0 到 X31。

圖 2:RISC-V 寄存器和 ABI 名稱參考:RISC-V 規(guī)范


(2)RISC-V內(nèi)存:


RISC-V hart [硬件線程/核心] 具有用于所有內(nèi)存訪問的 2^XLEN 字節(jié)的單字節(jié)可尋址地址空間。XLEN 表示整數(shù)寄存器的位寬度:32/64/128。

內(nèi)存字定義為 32 位(4 字節(jié))。相應(yīng)地,半字為16位(2字節(jié)),雙字為64位(8字節(jié)),四字為128位(16字節(jié))。

內(nèi)存地址空間是循環(huán)的,因此地址 2^XLEN -1 處的字節(jié)與地址零處的字節(jié)相鄰。因此,由硬件完成的內(nèi)存地址計(jì)算忽略溢出,而是環(huán)繞模 2^XLEN。

RISC-V 基礎(chǔ) ISA 具有小端或大端存儲(chǔ)系統(tǒng),特權(quán)架構(gòu)進(jìn)一步定義了大端操作。指令作為 16 位小尾數(shù)法包的序列存儲(chǔ)在內(nèi)存中,而不管內(nèi)存系統(tǒng)的字節(jié)順序如何。

(3)RISC-V 加載存儲(chǔ)架構(gòu)


您可以可視化基于 RISC-V 寄存器和內(nèi)存的 RISC-V 加載存儲(chǔ)架構(gòu),如下圖 3 所示。


RISC-V處理器根據(jù)PC中的地址從主存中取/載指令,譯碼32位指令,然后ALU進(jìn)行算術(shù)/邏輯/內(nèi)存讀寫操作。ALU 的結(jié)果將存儲(chǔ)回其寄存器或內(nèi)存中。

圖 3:RISC-V 加載存儲(chǔ)架構(gòu)


(4)RISC-V RV32 I 基礎(chǔ) ISA


RV32I base ISA 只有 40 條 Unique Instructions,但簡(jiǎn)單的硬件實(shí)現(xiàn)只需要 38 條指令。

RV32I指令可分為:

R-Type:注冊(cè)到注冊(cè)說明

I-Type:立即注冊(cè)、加載、JLR、Ecall 和 Ebreak

S型:商店

B型:分支

J型:跳躍和鏈接

U 型:立即加載/添加上層


圖 4:RV32I 基本 ISA 指令格式


(5)用于優(yōu)化 RTL 設(shè)計(jì)的 RISC-V ISA


在這里,我想解釋一下 RISC-V ISA 如何使我們能夠?qū)崿F(xiàn)優(yōu)化的寄存器傳輸級(jí)設(shè)計(jì),以滿足低功耗和高性能的目標(biāo)。

如圖 4 所示,RISC-V ISA 在所有格式中將源(rs1 和 rs2)和目標(biāo)(rd)寄存器保持在相同位置以簡(jiǎn)化解碼。

立即數(shù)總是經(jīng)過符號(hào)擴(kuò)展,并且通常被打包到指令中最左邊的可用位,并且已被分配以降低硬件復(fù)雜性。尤其是,


所有立即數(shù)的符號(hào)位總是在指令的第 31 位以加速符號(hào)擴(kuò)展電路。

符號(hào)擴(kuò)展是對(duì)立即數(shù)最關(guān)鍵的操作之一(特別是對(duì)于 XLEN>32),在 RISC-V 中,所有立即數(shù)的符號(hào)位始終保存在指令的第 31 位中,以允許符號(hào)擴(kuò)展與指令解碼并行進(jìn)行。

為了加快解碼速度,基礎(chǔ) RISC-V ISA 將最重要的字段放在每條指令的同一位置。正如您在指令格式表中所見,


  • 主要操作碼總是在位 0-6 中。

  • 目標(biāo)寄存器(如果存在)始終位于位 7-11 中。

  • 第一個(gè)源寄存器(如果存在)始終位于第 15-19 位。

  • 第二個(gè)源寄存器(如果存在)始終位于第 20-24 位。


但是為什么立即位會(huì)被打亂呢?想想解碼直接場(chǎng)的物理電路。由于它是硬件實(shí)現(xiàn),因此這些位將被并行解碼;輸出立即數(shù)中的每一位都有一個(gè)多路復(fù)用器來(lái)選擇它來(lái)自哪個(gè)輸入位。多路復(fù)用器越大,成本越高,速度也越慢。


值得注意的是,只需要主要操作碼(位 0-6)就可以知道如何解碼立即數(shù),因此立即數(shù)解碼可以與指令其余部分的解碼并行完成。


(6)RV32I 基本 ISA 指令

RISC-V ISA 擴(kuò)展

此處列出了所有 RISC-V ISA 擴(kuò)展:

圖 5:RISC-V ISA 擴(kuò)展


我們遵循 RISC-V 處理器的命名約定,如下所述:
RISC-V 處理器:RV32I、RV32IMAC、RV64GC
RV32I:整數(shù)基礎(chǔ) ISA 實(shí)現(xiàn)
RV32IMAC:整數(shù)基礎(chǔ) ISA + 擴(kuò)展:[乘法 + 原子 + 壓縮]
RV64GC:64 位 IMAFDC [G-通用:IMAFD]

整數(shù) 64 位基本 ISA + 擴(kuò)展:[乘法 + 原子 + SP 浮動(dòng) + DP 浮動(dòng) + 壓縮]


RISC-V 特權(quán)架構(gòu)

RISC-V 特權(quán)架構(gòu)涵蓋了 RISCV 系統(tǒng)的所有方面,超出了我到目前為止所解釋的非特權(quán) ISA。特權(quán)架構(gòu)包括特權(quán)指令以及運(yùn)行操作系統(tǒng)和連接外部設(shè)備所需的附加功能。


根據(jù) RISC-V 特權(quán)規(guī)范,我們可以實(shí)現(xiàn)從簡(jiǎn)單的嵌入式控制器到復(fù)雜的云服務(wù)器的不同類型的系統(tǒng),如下所述。

應(yīng)用程序執(zhí)行環(huán)境 – AEE:“裸機(jī)”硬件平臺(tái),其中 harts 直接由物理處理器線程實(shí)現(xiàn),指令可以完全訪問物理地址空間。硬件平臺(tái)定義了一個(gè)從上電復(fù)位開始的執(zhí)行環(huán)境。示例:簡(jiǎn)單且安全的嵌入式微控制器

主管執(zhí)行環(huán)境——參見:RISC-V 操作系統(tǒng),通過將用戶級(jí) harts 多路復(fù)用到可用的物理處理器線程并通過虛擬內(nèi)存控制對(duì)內(nèi)存的訪問來(lái)提供多個(gè)用戶級(jí)執(zhí)行環(huán)境。


示例:運(yùn)行類 Unix 操作系統(tǒng)的桌面等系統(tǒng)

Hypervisor Execution Environment – HEE:RISC-V hypervisor,為來(lái)賓操作系統(tǒng)提供多個(gè)管理級(jí)執(zhí)行環(huán)境。


示例:運(yùn)行多個(gè)guest操作系統(tǒng)的云服務(wù)器

圖 6:RISC-V 特權(quán)軟件堆棧參考:RISC-V 規(guī)范


此外,RISC-V 特權(quán)規(guī)范定義了各種控制和狀態(tài)寄存器 [CSR],以實(shí)現(xiàn)各種功能,如任何系統(tǒng)的中斷、調(diào)試和內(nèi)存管理設(shè)施。您可能需要參考規(guī)范以探索更多信息。


如本文所述,我們可以使用通用的開放式 RISC-V ISA 高效地實(shí)現(xiàn)任何系統(tǒng),從簡(jiǎn)單的物聯(lián)網(wǎng)設(shè)備到復(fù)雜的智能手機(jī)和云服務(wù)器。由于單片半導(dǎo)體縮放失敗,專業(yè)化是提高計(jì)算性能的唯一途徑。開放式 RISC-V ISA 是模塊化的,支持自定義指令,使其成為創(chuàng)建各種專用處理器和加速器的理想選擇。


隨著 IEEE 標(biāo)準(zhǔn)通用驗(yàn)證方法論的出現(xiàn),我們?cè)谛酒?yàn)證方面取得了巨大成功,開放的 RISC-V ISA 也將繼承各種專有 ISA 的所有優(yōu)點(diǎn),成為行業(yè)標(biāo)準(zhǔn) ISA,引領(lǐng)我們走向未來(lái)開放的計(jì)算時(shí)代。您準(zhǔn)備好使用 RISC-V 專業(yè)知識(shí)迎接這個(gè)美好的未來(lái)了嗎?

原文鏈接:https://semiwiki.com/semiconductor-services/maven-silicon/321555-is-your-career-at-risk-without-risc-v/

END


歡迎加入Imagination GPU與人工智能交流2群
入群請(qǐng)加小編微信:eetrend89

(添加請(qǐng)備注公司名和職稱)

推薦閱讀

對(duì)話Imagination中國(guó)區(qū)董事長(zhǎng):以GPU為支點(diǎn)加強(qiáng)軟硬件協(xié)同,助力數(shù)字化轉(zhuǎn)型

對(duì)話Imagination中國(guó)區(qū)董事長(zhǎng):以GPU為支點(diǎn)加強(qiáng)軟硬件協(xié)同,助力數(shù)字化轉(zhuǎn)型

Imagination Technologies是一家總部位于英國(guó)的公司,致力于研發(fā)芯片和軟件知識(shí)產(chǎn)權(quán)(IP),基于Imagination IP的產(chǎn)品已在全球數(shù)十億人的電話、汽車、家庭和工作場(chǎng)所中使用。獲取更多物聯(lián)網(wǎng)、智能穿戴、通信、汽車電子、圖形圖像開發(fā)等前沿技術(shù)信息,歡迎關(guān)注 Imagination Tech!


原文標(biāo)題:RISC-V給我們帶來(lái)了什么?

文章出處:【微信公眾號(hào):Imagination Tech】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • imagination
    +關(guān)注

    關(guān)注

    1

    文章

    624

    瀏覽量

    63492

原文標(biāo)題:RISC-V給我們帶來(lái)了什么?

文章出處:【微信號(hào):Imgtec,微信公眾號(hào):Imagination Tech】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    RT-Thread 邀您參與“開放?連接”2026玄鐵 RISC-V 生態(tài)大會(huì),攜手共鑄 RISC-V“芯”紀(jì)元

    2026年3月24日,由浦東新區(qū)人民政府科經(jīng)委指導(dǎo),達(dá)摩院主辦,上海開放處理器產(chǎn)業(yè)創(chuàng)新中心、RISC-V工作委員會(huì)、中國(guó)開放指令(RISC-V)生態(tài)聯(lián)盟聯(lián)合協(xié)辦的本屆玄鐵RISC-V生態(tài)大會(huì),將在
    的頭像 發(fā)表于 03-22 10:05 ?592次閱讀
    RT-Thread 邀您參與“開放?連接”2026玄鐵 <b class='flag-5'>RISC-V</b> 生態(tài)大會(huì),攜手共鑄 <b class='flag-5'>RISC-V</b>“芯”紀(jì)元

    RISC-V不支持 Nx嗎?

    RISC-V architecture! · nrwl/nx · Discussion #27915 如果能夠支持 RISC-V,那就太好了。目前我無(wú)法在我的 VisionFive2 板上
    發(fā)表于 02-04 06:27

    賽昉科技2025:引領(lǐng)RISC-V駛?cè)霐?shù)據(jù)中心深水區(qū)

    2025年,是RISC-V從技術(shù)走向場(chǎng)景的關(guān)鍵一年。賽昉科技始終相信:唯有落地,才能創(chuàng)造真實(shí)價(jià)值。我們以規(guī)?;逃脼殄^點(diǎn),推動(dòng)RISC-V深入數(shù)據(jù)中心核心、走進(jìn)千行百業(yè)。在此,向您呈上我們
    的頭像 發(fā)表于 01-05 08:05 ?1036次閱讀
    賽昉科技2025:引領(lǐng)<b class='flag-5'>RISC-V</b>駛?cè)霐?shù)據(jù)中心深水區(qū)

    躍昉科技亮相2025 RISC-V產(chǎn)業(yè)發(fā)展大會(huì)暨RDSA國(guó)際論壇

    2025年11月24日,珠海與澳門雙城聯(lián)動(dòng),迎來(lái)了一場(chǎng)全球RISC-V與人工智能領(lǐng)域的頂級(jí)盛會(huì)——“2025 RISC-V產(chǎn)業(yè)發(fā)展大會(huì)暨RDSA國(guó)際論壇”。
    的頭像 發(fā)表于 11-30 09:36 ?613次閱讀

    為什么RISC-V是嵌入式應(yīng)用的最佳選擇

    最近RISC-V基金會(huì)在社交媒體上發(fā)文,文章說物聯(lián)網(wǎng)和嵌入式系統(tǒng)正在迅速發(fā)展,需要更高的計(jì)算性能、更低的功耗和人工智能。RISC-V是為未來(lái)而建的,包括超高效的MCU到高性能應(yīng)用處理器,RISC-V使開發(fā)人員能夠設(shè)計(jì)以下解決方案
    的頭像 發(fā)表于 11-07 10:09 ?1830次閱讀

    RISC-V B擴(kuò)展介紹及實(shí)現(xiàn)

    B擴(kuò)展簡(jiǎn)介 RISCV B擴(kuò)展指的是RISCV用于位運(yùn)算加速的一個(gè)擴(kuò)展指令集,目的是使用一條指令實(shí)現(xiàn)原本需要2-3條指令才能實(shí)現(xiàn)的位操作指令。具體包含內(nèi)容如下: B擴(kuò)展就是RISC-V一個(gè)可選
    發(fā)表于 10-21 13:01

    大灣區(qū)RISC-V生態(tài)全景展示:RISC-V生態(tài)發(fā)展論壇、開發(fā)者Workshop和生態(tài)應(yīng)用專區(qū)

    繼7月份上海的RISC-V中國(guó)峰會(huì)之后,中國(guó)RISC-V生態(tài)和產(chǎn)業(yè)發(fā)展最新動(dòng)態(tài)將在10月份深圳的灣芯展上全景展示。 ? RISC-V,這個(gè)以開放、簡(jiǎn)約、模塊化重塑處理器架構(gòu)格局的開源指令集(ISA
    的頭像 發(fā)表于 10-13 09:18 ?733次閱讀
    大灣區(qū)<b class='flag-5'>RISC-V</b>生態(tài)全景展示:<b class='flag-5'>RISC-V</b>生態(tài)發(fā)展論壇、開發(fā)者Workshop和生態(tài)應(yīng)用專區(qū)

    【飛凌T527N開發(fā)板試用】異構(gòu)RISC-V核心使用體驗(yàn)

    、專門用于特定任務(wù)的“片上系統(tǒng)服務(wù)核心” 。這為整個(gè)SoC(系統(tǒng)級(jí)芯片)帶來(lái)了根本性的優(yōu)勢(shì)。 T527的異構(gòu)RISC-V核心主要帶來(lái)三大層面的好處: 效率與功耗優(yōu)化 :實(shí)現(xiàn)任務(wù)分工,大幅提升能效比。如
    發(fā)表于 08-19 21:45

    普華基礎(chǔ)軟件亮相2025 RISC-V中國(guó)峰會(huì)

    此前,7月16日至18日,第五屆RISC-V中國(guó)峰會(huì)在上海盛大召開。普華基礎(chǔ)軟件副總經(jīng)理兼戰(zhàn)略研究院院長(zhǎng)張曉先受邀參會(huì),發(fā)表《開源小滿助力RISC-V軟硬協(xié)同生態(tài)發(fā)展》主題演講,分享了開源小滿
    的頭像 發(fā)表于 07-28 16:51 ?1342次閱讀
    普華基礎(chǔ)軟件亮相2025 <b class='flag-5'>RISC-V</b>中國(guó)峰會(huì)

    RISC-V 手冊(cè)

    以下是關(guān)于RISC-V的詳細(xì)介紹,結(jié)合其核心技術(shù)特點(diǎn)與當(dāng)前發(fā)展現(xiàn)狀:核心概念RISC-V(第五代精簡(jiǎn)指令集)是一種基于精簡(jiǎn)指令集(RISC)的開源指令集架構(gòu)(ISA),由加州大學(xué)伯克利分校于2010
    發(fā)表于 07-28 16:27 ?11次下載

    2025新思科技RISC-V科技日活動(dòng)圓滿結(jié)束

    新思科技深度參與2025 RISC-V中國(guó)峰會(huì)并于2025年7月16日舉辦同期活動(dòng)“新思科技RISC-V科技日”技術(shù)論壇,聚焦“從芯片到系統(tǒng)重構(gòu)RISC-V創(chuàng)新”主題,議題覆蓋當(dāng)前最前沿的技術(shù)領(lǐng)域
    的頭像 發(fā)表于 07-25 17:31 ?1597次閱讀

    RISC-V 發(fā)展態(tài)勢(shì)與紅帽系統(tǒng)適配進(jìn)展

    2025 年 7 月 18 日,在第五屆(2025)RISC-V 中國(guó)峰會(huì)的軟件與生態(tài)系統(tǒng)分論壇上,紅帽軟件(北京)有限公司首席軟件工程師、RISC-V 國(guó)際基金會(huì)大使傅煒分享的主題是《紅帽在
    發(fā)表于 07-18 10:55 ?4221次閱讀
    <b class='flag-5'>RISC-V</b> 發(fā)展態(tài)勢(shì)與紅帽系統(tǒng)適配進(jìn)展

    RISC-V 的平臺(tái)思維和生態(tài)思維

    RISC-V 的魅力在于以模塊化、開源、開放的指令集為底座,通過平臺(tái)化技術(shù)框架降低芯片與應(yīng)用開發(fā)門檻,并以協(xié)同共建的產(chǎn)業(yè)生態(tài)彌合碎片、加速落地。因此,高通高級(jí)副總裁 Leendert van
    發(fā)表于 07-17 14:04 ?4225次閱讀

    RISC-V International CEO:RISC-V 應(yīng)用全面開花,2031 年滲透率將達(dá) 25.7%

    7 月 16 日~19 日,第五屆(2025)RISC-V 中國(guó)峰會(huì)在上海張江科學(xué)會(huì)堂拉開帷幕。峰會(huì)設(shè)置 1 場(chǎng)主論壇、8 大垂直領(lǐng)域分論壇、多場(chǎng)研習(xí)會(huì)及多項(xiàng)同期活動(dòng)。在 7 月 17 日的主論壇上
    發(fā)表于 07-17 10:28 ?3797次閱讀
    <b class='flag-5'>RISC-V</b> International CEO:<b class='flag-5'>RISC-V</b> 應(yīng)用全面開花,2031 年滲透率將達(dá) 25.7%

    RISC-V和ARM有何區(qū)別?

    在微處理器架構(gòu)領(lǐng)域,ARM與RISC-V是兩個(gè)備受關(guān)注的體系。ZLG致遠(yuǎn)電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發(fā)了人們對(duì)這兩種架構(gòu)差異的深入探討。ARM
    的頭像 發(fā)表于 06-24 11:38 ?2238次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區(qū)別?
    邵武市| 轮台县| 常熟市| 韶关市| 仙桃市| 宁乡县| 万安县| 朝阳市| 大宁县| 黄大仙区| 津南区| 和田市| 绥德县| 嘉峪关市| 昭通市| 连平县| 黄浦区| 通渭县| 武宣县| 儋州市| 老河口市| 德清县| 吴桥县| 蒲江县| 常山县| 高台县| 上林县| 报价| 乐至县| 宜春市| 酒泉市| 上栗县| 星座| 泸定县| 象山县| 夏河县| 临清市| 玛曲县| 平湖市| 天峨县| 棋牌|