哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

技術(shù)文章|高速DAC JESD204接口接收機(jī)物理層壓力測試(下)

中星聯(lián)華科技(北京)有限公司 ? 2026-03-23 06:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

上一篇文章提到,數(shù)據(jù)轉(zhuǎn)換器(ADC/DAC)的分辨率和采樣率呈指數(shù)級增長。數(shù)據(jù)轉(zhuǎn)換器(ADC/DAC)的分辨率和采樣率呈指數(shù)級增長。為應(yīng)對這一瓶頸,JEDEC固態(tài)技術(shù)協(xié)會推出的JESD204標(biāo)準(zhǔn)旨,為大家詳細(xì)介紹了高速串行JESD204B/C/D標(biāo)準(zhǔn)、高速DAC接收機(jī)(RX)面臨的物理層測試挑戰(zhàn)等內(nèi)容,并結(jié)合SL3000系列誤碼儀的技術(shù)指標(biāo)、功能指標(biāo)等給出針對JESD204C 物理層一致性測試的實(shí)際測試方案。


接收機(jī)抖動容限(Jitter Tolerance, JTOL)測試

接收機(jī)均衡能力與眼圖靈敏度測試


本文將基于前文所述測試方法,實(shí)現(xiàn)對高速DAC接收機(jī)的全面驗(yàn)證,關(guān)鍵在于測試系統(tǒng)是否具備連續(xù)速率輸出、精確抖動注入以及真實(shí)信道環(huán)境模擬能力。


針對JESD204C/D DAC測試中的關(guān)鍵需求,中星聯(lián)華科技SL3000系列誤碼分析儀,圍繞上述測試方法的工程實(shí)現(xiàn),提供了完整的測試能力與實(shí)現(xiàn)路徑。


c00e61c2-263a-11f1-96ea-92fbcf53809c.png

SL3000系列誤碼儀


中星聯(lián)華SL3000系列誤碼儀的特點(diǎn)


針對JESD204C/D DAC測試的痛點(diǎn),中星聯(lián)華科技推出的SL3000BX系列誤碼分析儀(BERT)憑借其獨(dú)特的硬件架構(gòu),提供了超越傳統(tǒng)通用儀器的測試能力。



0.5G至33G連續(xù)速率可調(diào):覆蓋全協(xié)議棧

JESD204C標(biāo)準(zhǔn)向下兼容,且不同應(yīng)用場景下的速率配置極多(例如通過通過降速來換取更遠(yuǎn)的傳輸距離)。

傳統(tǒng)痛點(diǎn):許多誤碼儀僅支持特定的標(biāo)準(zhǔn)頻點(diǎn)(如10G, 25G),在測試非標(biāo)速率或進(jìn)行“超頻”余量摸底時(shí)無能為力。

SL3000優(yōu)勢無斷點(diǎn)連續(xù)可調(diào),支持未來更高的JESD-204D標(biāo)準(zhǔn)。這意味著研發(fā)人員可以從幾百M(fèi)bps一路掃描至32 Gbps,繪制出DAC接收機(jī)在不同頻率下的靈敏度曲線(Bathtub Curve),精準(zhǔn)定位CDR環(huán)路帶寬的拐點(diǎn)。這對于驗(yàn)證DAC內(nèi)部PLL的鎖定范圍(Lock Range)至關(guān)重要。



高級抖動注入能力:模擬真實(shí)惡劣環(huán)境

這是物理層壓力測試的核心。SL3000不僅能產(chǎn)生理想信號,更能充當(dāng)“信號破壞者”。

低頻周期性抖動(SJ):模擬開關(guān)電源DC-DC)噪聲干擾。SL3000支持注入從10KHZ到10MHz頻率的SJ,直接考驗(yàn)DAC CDR的抖動容限(Jitter Tolerance)。

高頻周期性抖動(PJ):模擬系統(tǒng)時(shí)鐘串?dāng)_等高頻確定性干擾。SL3000支持注入大于10MHz的PJ,直接考驗(yàn)DAC CDR的抖動容限(Jitter Tolerance)。

c026337e-263a-11f1-96ea-92fbcf53809c.png

中星聯(lián)華誤碼儀PPG輸出10MHz 抖動



發(fā)射端上升/下降時(shí)間濾波器(Rise/Fall Time Filters):JCOM算法會針對不同的Tx模型優(yōu)化信號的轉(zhuǎn)換時(shí)間。SL3000 具備硬件級的上升時(shí)間可調(diào)功能(Tunable Transition Time)。用戶可以在15ps至35ps范圍內(nèi)連續(xù)調(diào)節(jié)輸出信號的邊沿速率。這一特性使得研發(fā)人員能夠物理復(fù)現(xiàn)JCOM仿真中設(shè)定的不同壓擺率(Slew Rate)場景,驗(yàn)證DAC接收端在不同邊沿速度下的建立/保持時(shí)間裕量,而無需更換硬件濾波器。

·發(fā)射端前饋均衡(Tx FFE):對于Class C-M和C-R鏈路,標(biāo)準(zhǔn)要求Tx具備特定的預(yù)加重能力以補(bǔ)償信道損耗。SL3000 PPG支持2個Pre-cursor + 1個Post-cursor高精度均衡,且抽頭系數(shù)支持0.1dB步進(jìn)微調(diào)

符號間干擾(ISI):通過可變插損的高速ISI 通道板來實(shí)現(xiàn),支持模擬從5dB到30dB的各種不同的插損環(huán)境。

c033a46e-263a-11f1-96ea-92fbcf53809c.png

高速ISI插損板外觀

c049b9b6-263a-11f1-96ea-92fbcf53809c.png

ISI 插損板支持各種不同插入損耗曲線

模擬串?dāng)_:通過高速信號完整性損傷板來實(shí)現(xiàn),支持模擬各種真實(shí)世界的串?dāng)_,skew等問題。

c0594066-263a-11f1-96ea-92fbcf53809c.png

高速信號完整性損傷板注入串?dāng)_噪聲測試環(huán)境

c06dae8e-263a-11f1-96ea-92fbcf53809c.png

無串?dāng)_耦合噪聲眼圖

VS

c07c53d0-263a-11f1-96ea-92fbcf53809c.png

串?dāng)_耦合噪聲后眼圖

自定義碼型(User Defined Pattern): SL3000系列誤碼儀支持超過8Mb長度的自定義序列。



SL3000進(jìn)行高性能DAC芯片

測試和調(diào)試實(shí)例


在實(shí)際支持客戶測試的過程中,公司發(fā)現(xiàn)客戶研發(fā)的一款高性能DAC,采用JESD204C接口,單通道速率很大支持12.5Gbps 到32 Gbps。但在初期流片驗(yàn)證中,在特定PCB板上偶爾出現(xiàn)鏈路失鎖,且模擬輸出的底噪異常抬高。針對上述情況我們協(xié)助客戶迅速定位問題并提出下述解決方案。


問題定位

使用常規(guī)BERT測試,眼圖和誤碼率看似正常。使用中星聯(lián)華SL3000系列介入后,通過其高級PJ注入功能,工程師在7.8 MHz頻點(diǎn)注入0.6 UI的抖動時(shí),瞬間復(fù)現(xiàn)了鏈路失鎖故障。


根因分析

經(jīng)排查,該P(yáng)CB板上的供電模塊(VRM)在重載下存在約7.8 MHz的開關(guān)紋波耦合到了DAC的SerDes電源域。而該DAC的CDR環(huán)路帶寬設(shè)計(jì)恰好在40-60 MHz附近存在增益峰值(Peaking),導(dǎo)致對該頻率的抖動不僅沒有抑制,反而進(jìn)行了放大,最終導(dǎo)致采樣時(shí)序違規(guī)。

解決方案與驗(yàn)證

優(yōu)化CDR的環(huán)路濾波器參數(shù),壓低帶內(nèi)峰值。

優(yōu)化電源去耦電容。

回歸測試: 再次使用SL3000注入100K-10MHz 抖動,幅度提升至0.8UI,DAC依然穩(wěn)定鎖定,指標(biāo)滿足要求。

SL3000系列誤碼儀的寬頻段抖動注入能力,幫助客戶發(fā)現(xiàn)了常規(guī)手段無法檢測的“設(shè)計(jì)死角”,避免了潛在的批量召回風(fēng)險(xiǎn),顯著提升了芯片的量產(chǎn)可靠性。

c00e61c2-263a-11f1-96ea-92fbcf53809c.png

隨著JESD204C/D標(biāo)準(zhǔn)的普及,高速DAC的物理層測試已不再是簡單的數(shù)字邏輯驗(yàn)證,而是涉及信號完整性、電源完整性及模擬性能的跨域系統(tǒng)工程。


中星聯(lián)華科技SL3000系列誤碼儀,憑借其連續(xù)速率覆蓋,深度抖動注入等差異化優(yōu)勢,完美契合高端DAC芯片設(shè)計(jì)與系統(tǒng)集成的測試需求。它不僅是一臺誤碼測試儀器,更是探測芯片物理極限、優(yōu)化系統(tǒng)設(shè)計(jì)的強(qiáng)力工具。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 接收機(jī)
    +關(guān)注

    關(guān)注

    9

    文章

    1247

    瀏覽量

    56387
  • dac
    dac
    +關(guān)注

    關(guān)注

    44

    文章

    2818

    瀏覽量

    197533
  • 壓力測試
    +關(guān)注

    關(guān)注

    0

    文章

    31

    瀏覽量

    13808
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    JESD204B IP核的配置與使用

    物理層的位置,一種是物理層JESD204 IP里;另外一種是物理層JESD204 IP外部,需要再配置
    的頭像 發(fā)表于 05-24 15:05 ?2592次閱讀
    <b class='flag-5'>JESD204</b>B IP核的配置與使用

    JESD204B有專用于ADC/DAC和FPGA或ASIC的接口嗎?

    請問各位大俠:JESD204B專用于ADC/DAC和FPGA或ASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes
    發(fā)表于 02-08 09:10

    JESD204B的系統(tǒng)級優(yōu)勢

    特性,請查閱我的技術(shù)文章JESD204B 接口何時(shí)是最佳選擇?》;查閱該博客文章《高速數(shù)據(jù)轉(zhuǎn)換器中的 JESD204B 與 LVDS》,作
    發(fā)表于 09-18 11:29

    在Xilinx FPGA上快速實(shí)現(xiàn)JESD204B

    Haijiao Fan簡介JESD204是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,該標(biāo)準(zhǔn)的 B 修訂版支持高達(dá) 12.5 Gbps串行數(shù)據(jù)速率,并可確保
    發(fā)表于 10-16 06:02

    JESD204 v5.2約束使用生成的dcp構(gòu)建邏輯計(jì)時(shí)失敗

    大家好,我正在嘗試在kintex-7 FPGA中構(gòu)建一個運(yùn)行速度為5Gbps的JESD204B ADC和DAC接口。根據(jù)產(chǎn)品指南文檔,我在vivado 2014.1中生成了發(fā)送和接收內(nèi)
    發(fā)表于 10-19 14:37

    JESD204接口簡介

    數(shù)模轉(zhuǎn)換器(DAC);本文將集中探討其在模數(shù)轉(zhuǎn)換器中的應(yīng)用。JESD204(2006)2006年4月, JESD204最初版本發(fā)布。該版本描述了轉(zhuǎn)換器和接收器(通常是FPGA或ASIC
    發(fā)表于 05-29 05:00

    串行LVDS和JESD204B的對比

    了全面的產(chǎn)品路線圖。通過為客戶提供結(jié)合了我們先進(jìn)數(shù)據(jù)轉(zhuǎn)換器技術(shù)以及集成JESD204A/B接口的產(chǎn)品,我們有望充分利用這項(xiàng)重大的接口技術(shù)突破,幫助客戶解決系統(tǒng)設(shè)計(jì)難題。 圖4 –
    發(fā)表于 05-29 05:00

    JESD204標(biāo)準(zhǔn)解析

    模數(shù)轉(zhuǎn)換器(ADC)也適用于數(shù)模轉(zhuǎn)換器(DAC),更重要的是作為FPGA的通用接口(也可能用于ASIC)。JESD204 – 它是什么?2006年4月,JESD204最初版本發(fā)布。該版
    發(fā)表于 06-17 05:00

    FPGA高速數(shù)據(jù)采集設(shè)計(jì)之JESD204B接口應(yīng)用場景

    兩片AD9694(采樣率320Msps)同步采集,證實(shí)設(shè)計(jì)方案滿足應(yīng)用需求。3、雷達(dá)視頻信號同步傳輸設(shè)計(jì)與實(shí)現(xiàn)以寬帶測向接收機(jī)中多波束比幅測向?yàn)楸尘?設(shè)計(jì)了基于JESD204B協(xié)議的高速背板視頻信號
    發(fā)表于 12-03 17:32

    為什么我們要重視JESD204?

    JESD204是什么?JESD204標(biāo)準(zhǔn)解析,為什么我們要重視它?
    發(fā)表于 04-13 06:14

    AD9683的引腳如何與zynq 7015芯片中的JESD204 ip核端口對應(yīng)相連?

    目前,我在設(shè)計(jì)中想使用ZYNQ 7015系列的FPGA,利用JESD204 IP核接收A/D轉(zhuǎn)換器AD9683轉(zhuǎn)換完成后的數(shù)據(jù)。但是JESD204 IP核的端口很多,我不知道應(yīng)該如何將AD9683
    發(fā)表于 12-15 07:14

    采用JESD204標(biāo)準(zhǔn)的高速串行接口的應(yīng)用

    本次研討會視頻將從原始版本到現(xiàn)在的“B”版本簡要介紹JESD204標(biāo)準(zhǔn)。此外,還將介紹與JESD204高速串行接口相關(guān)的常見“高性能指標(biāo)”。研討會中涉及的話題也適用于使用類似
    的頭像 發(fā)表于 07-05 06:19 ?4080次閱讀

    JESD204——它是什么?

    2006年4月,JESD204最初版本發(fā)布。該版本描述了轉(zhuǎn)換器和接收器(通常是FPGA或ASIC)之間數(shù)Gb的串行數(shù)據(jù)鏈路。在 JESD204的最初版本中,串行數(shù)據(jù)鏈路被定義為一個或多個轉(zhuǎn)換器和
    的頭像 發(fā)表于 01-04 16:27 ?4405次閱讀
    <b class='flag-5'>JESD204</b>——它是什么?

    一種連接數(shù)據(jù)轉(zhuǎn)換器和邏輯器件的高速串行接口JESD204介紹

    JESD204是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,該標(biāo)準(zhǔn)的 B 修訂版支持高達(dá) 12.5 Gbps串行數(shù)據(jù)速率(目前C修訂版已經(jīng)發(fā)布,即
    的頭像 發(fā)表于 04-19 16:20 ?4053次閱讀

    技術(shù)文章|高速DAC JESD204接口接收機(jī)物理層壓力測試(上)

    隨著無線通信向5G/6G演進(jìn)以及雷達(dá)系統(tǒng)向?qū)拵Ф嗄0l(fā)展,高速數(shù)模轉(zhuǎn)換器(DAC)的采樣率已突破GSPS量級,數(shù)據(jù)接口從傳統(tǒng)的并行LVDS全面轉(zhuǎn)向高速串行
    的頭像 發(fā)表于 03-19 12:03 ?150次閱讀
    <b class='flag-5'>技術(shù)文章</b>|<b class='flag-5'>高速</b><b class='flag-5'>DAC</b> <b class='flag-5'>JESD204</b><b class='flag-5'>接口</b><b class='flag-5'>接收機(jī)</b><b class='flag-5'>物理層壓力</b><b class='flag-5'>測試</b>(上)
    聂荣县| 石阡县| 科技| 高邑县| 新宾| 桃江县| 东山县| 张家口市| 富源县| 望江县| 喀喇| 颍上县| 阜新| 肥西县| 凤冈县| 锡林浩特市| 泗阳县| 从江县| 巨鹿县| 淮南市| 花垣县| 太保市| 东乡县| 久治县| 任丘市| 徐州市| 淅川县| 邻水| 积石山| 鸡西市| 嫩江县| 平舆县| 资源县| 镇宁| 保德县| 辽阳市| 浦城县| 德兴市| 五河县| 桦川县| 涿州市|