哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA學(xué)習(xí)系列:32. 如何實現(xiàn)二進(jìn)制轉(zhuǎn)十進(jìn)制的設(shè)計

電子工程師 ? 來源:未知 ? 作者:王淳 ? 2018-09-20 09:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

設(shè)計背景:

二進(jìn)制轉(zhuǎn)十進(jìn)制在設(shè)計應(yīng)用中十分的廣泛。尤其在AD轉(zhuǎn)化中是必須所用到的一個小知識點,學(xué)習(xí)二進(jìn)制轉(zhuǎn)十進(jìn)制的方法顯的非常的重要。今天就和筆者來學(xué)習(xí)二進(jìn)制轉(zhuǎn)十進(jìn)制的方法,通過簡單的學(xué)習(xí)來掌握這么一門知識。

設(shè)計原理:

本次的設(shè)計主要是一個簡單的二選一數(shù)據(jù)選擇器,我們的設(shè)計主

二進(jìn)制中只有 0 和 1 兩個狀態(tài),可以表示 0、1 兩種狀態(tài)的電 子器件很多,如開關(guān)的接通和斷開,晶體管的導(dǎo)通和截止、磁元 件的正負(fù)剩磁、電位電平的低與高等都可表示 0、1 兩個數(shù)碼。使 用二進(jìn)制,電子器件具有實現(xiàn)的可行性。

二進(jìn)制數(shù)的運算法則少,運算簡單,使計算機(jī)運算器的硬件結(jié) 構(gòu)大大簡化。由于二進(jìn)制 0 和 1 正好和邏輯代數(shù)的假(false)和 真(true)相對應(yīng),有邏輯代數(shù)的理論基礎(chǔ),用二進(jìn)制表示二值 邏輯很自然。電子器件中,所有的數(shù)據(jù)都是用二進(jìn)制來表示的。

2.BCD

BCD 碼(Binary-Coded Decimal)亦稱二進(jìn)碼十進(jìn)數(shù)或二-十進(jìn)制代碼。用4位二進(jìn)制數(shù)來表示1位十進(jìn)制數(shù)中的0~910個 數(shù)碼。BCD 碼是一種二進(jìn)制的數(shù)字編碼形式,用二進(jìn)制編碼的十 進(jìn)制代碼。BCD 碼這種編碼形式利用了四個位元來儲存一個十進(jìn) 制的數(shù)碼,使二進(jìn)制和十進(jìn)制之間的轉(zhuǎn)換得以快捷的進(jìn)行。

3.實現(xiàn)方法

1)10求余法

將需要轉(zhuǎn)換的數(shù)字除權(quán),然后對10求余,得出數(shù)各個 位上的數(shù)字。8b1000_0000(10進(jìn)中的128,將此數(shù) 字對10余,“8,“8”賦最低的4。將 此數(shù)字(128)10,得出12(在FPGA計算,自取整, 對10,然得出位“2,把“2”賦給低的4。將此 數(shù)字(128)除以100,得出1,對10余,然得出位“1把“1”賦給另外的4位。這樣就轉(zhuǎn)換出了BCD碼。

這類方法中,利用了大量的除法和求余,占用了大量的邏輯資 源。但是,實現(xiàn)比較簡單,如果芯片的邏輯資源足夠的話,可以 采取使用這種方法。

2)大四加三法

進(jìn)行移位,然后進(jìn)行判斷。如果大于四,則加三。最后得出們想要的BCD(下是按轉(zhuǎn)換7講解的。

架構(gòu)圖如下

bin_data[7:0]:輸入的二進(jìn)制數(shù)據(jù)。

bin_data[11:0]:輸出的BCD碼(輸入的二進(jìn)制數(shù)據(jù)為8位,最大 8’b1111_1111(255),四位進(jìn)表示一個BCD,故而12。

設(shè)計代碼:

設(shè)計模塊

module bin_to_bcd(bin, bcd);

input [7:0] bin;

output [11:0] bcd;

wire [19:0] shift_reg [5:0];

assign shift_reg[5] = {9'b0,bin,3'b0};

bcd_modify u1(.bcd_in(shift_reg[5]), .bcd_out(shift_reg[4]));

bcd_modify u2(.bcd_in(shift_reg[4]), .bcd_out(shift_reg[3]));

bcd_modify u3(.bcd_in(shift_reg[3]), .bcd_out(shift_reg[2]));

bcd_modify u4(.bcd_in(shift_reg[2]), .bcd_out(shift_reg[1]));

bcd_modify u5(.bcd_in(shift_reg[1]), .bcd_out(shift_reg[0]));

assign bcd = shift_reg[0][19:8];

endmodule

module bcd_modify(bcd_in, bcd_out);

input [19:0] bcd_in;

output [19:0] bcd_out;

wire [19:0] bcd_reg;

bcd_sigle_modify u1(.bcd_in(bcd_in[19:16]), .bcd_out(bcd_reg[19:16]));

bcd_sigle_modify u2(.bcd_in(bcd_in[15:12]), .bcd_out(bcd_reg[15:12]));

bcd_sigle_modify u3(.bcd_in(bcd_in[11:8]), .bcd_out(bcd_reg[11:8]));

assign bcd_reg[7:0] = bcd_in[7:0];

assign bcd_out = {bcd_reg[18:0],1'b0};

endmodule

module bcd_sigle_modify(bcd_in, bcd_out);

input [3:0] bcd_in;

output reg [3:0] bcd_out;

always @ (*)

begin

if (bcd_in > 4)

bcd_out = bcd_in + 3;

else

bcd_out = bcd_in;

end

endmodule

測試模塊

`timescale 1ns/1ps

module tb();

reg [7:0] bin;

wire [11:0] bcd;

initial begin

bin = 255;

#500 bin = 20;

#500 bin = 125;

#500 $stop;

end

bin_to_bcd bin_to_bcd_dut(

.bin(bin),

.bcd(bcd)

);

endmodule

仿真圖:

從仿真中可以看出本次設(shè)計的正確性,測試中我們輸出的二進(jìn)制和為8個1也就是255,轉(zhuǎn)化為10進(jìn)制后 按16進(jìn)制顯示,也就是255,通過驗證設(shè)計正確。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 二進(jìn)制
    +關(guān)注

    關(guān)注

    2

    文章

    809

    瀏覽量

    43177
  • BCD
    BCD
    +關(guān)注

    關(guān)注

    1

    文章

    99

    瀏覽量

    32433
  • 十進(jìn)制
    +關(guān)注

    關(guān)注

    0

    文章

    68

    瀏覽量

    13860

原文標(biāo)題:FPGA學(xué)習(xí)系列:32. 二進(jìn)制轉(zhuǎn)十進(jìn)制的設(shè)計

文章出處:【微信號:FPGAer_Club,微信公眾號:FPGAer俱樂部】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    CD4089B:高性能CMOS二進(jìn)制速率乘法器的設(shè)計與應(yīng)用

    CD4089B:高性能CMOS二進(jìn)制速率乘法器的設(shè)計與應(yīng)用 在電子設(shè)計領(lǐng)域,對于能夠實現(xiàn)精確脈沖速率控制和多樣化運算功能的器件需求始終存在。CD4089B作為一款高性能的CMOS二進(jìn)制速率乘法器
    的頭像 發(fā)表于 04-18 14:45 ?64次閱讀

    深入解析DM74LS83A 4位二進(jìn)制快速進(jìn)位加法器

    的特性、參數(shù)以及應(yīng)用場景。 文件下載: DM74LS83AN.pdf 一、概述 DM74LS83A能夠實現(xiàn)兩個4位二進(jìn)制數(shù)的加法運算。它為每一位提供和(∑)輸出,最終的進(jìn)位(C4)從第四位獲得。該加法器的一大特點是在所有四位上都具備完整的內(nèi)部先行進(jìn)位功能,這使得系統(tǒng)設(shè)計者
    的頭像 發(fā)表于 04-10 16:45 ?659次閱讀

    深入剖析 DM74LS283:4 位快速進(jìn)位二進(jìn)制加法器

    深入剖析 DM74LS283:4 位快速進(jìn)位二進(jìn)制加法器 在電子設(shè)計領(lǐng)域,加法器是實現(xiàn)數(shù)字運算的基礎(chǔ)元件之一。今天我們要深入探討的是 Fairchild 公司的 DM74LS283 4 位快速進(jìn)位
    的頭像 發(fā)表于 04-10 16:40 ?216次閱讀

    探索 DM7445:BCD 到十進(jìn)制解碼器/驅(qū)動器的實用指南

    探索 DM7445:BCD 到十進(jìn)制解碼器/驅(qū)動器的實用指南 在電子設(shè)計領(lǐng)域,解碼器/驅(qū)動器是實現(xiàn)數(shù)字信號轉(zhuǎn)換和驅(qū)動的關(guān)鍵組件。今天,我們將深入探討 FAIRCHILD SEMICONDUCTOR
    的頭像 發(fā)表于 04-10 16:40 ?177次閱讀

    74HC283 4位二進(jìn)制全加器:設(shè)計利器深度解析

    JEDEC標(biāo)準(zhǔn)7A。它能夠實現(xiàn)兩個4位二進(jìn)制數(shù)(An和Bn)與一個進(jìn)位輸入(CIN)的相加操作,運算結(jié)果以二進(jìn)制
    的頭像 發(fā)表于 04-08 16:15 ?162次閱讀

    CDx4HC283與CDx4HCT283:4位二進(jìn)制全加器的技術(shù)解析與應(yīng)用指南

    CDx4HC283與CDx4HCT283:4位二進(jìn)制全加器的技術(shù)解析與應(yīng)用指南 在數(shù)字電路設(shè)計領(lǐng)域,加法器是實現(xiàn)數(shù)值運算的基礎(chǔ)元件之一。今天我們要深入探討的CDx4HC283和CDx4HCT283
    的頭像 發(fā)表于 01-30 17:20 ?826次閱讀

    十進(jìn)制計算機(jī)硬件體系結(jié)構(gòu)及“獨值”量化邏輯運算革命(一)

    采用“獨值”量化邏輯理論設(shè)計十進(jìn)制數(shù)字計算機(jī),十進(jìn)制網(wǎng)絡(luò)計算機(jī),十進(jìn)制模擬計算機(jī),十進(jìn)制模糊計算機(jī),實現(xiàn)計算機(jī)類型多樣化,計算機(jī)使用進(jìn)位制系
    的頭像 發(fā)表于 01-29 09:13 ?1097次閱讀
    <b class='flag-5'>十進(jìn)制</b>計算機(jī)硬件體系結(jié)構(gòu)及“獨值”量化邏輯運算革命(一)

    德州儀器4位二進(jìn)制全加器:SN54/74系列的技術(shù)剖析

    德州儀器4位二進(jìn)制全加器:SN54/74系列的技術(shù)剖析 在數(shù)字電路設(shè)計中,加法器是實現(xiàn)算術(shù)運算的基礎(chǔ)組件。德州儀器的SN54283、SN54LS283、SN54S283、SN74283
    的頭像 發(fā)表于 01-28 17:05 ?728次閱讀

    探索CD54/74AC283與CD54/74ACT283:高效4位二進(jìn)制加法器的奧秘

    探索CD54/74AC283與CD54/74ACT283:高效4位二進(jìn)制加法器的奧秘 在電子設(shè)計領(lǐng)域,加法器是實現(xiàn)數(shù)字運算的基礎(chǔ)元件之一。今天,我們將深入研究德州儀器(Texas
    的頭像 發(fā)表于 01-28 16:50 ?581次閱讀

    CDx4HC283和CDx4HCT283:高速CMOS邏輯4位二進(jìn)制全加器的詳細(xì)解析

    CDx4HC283和CDx4HCT283:高速CMOS邏輯4位二進(jìn)制全加器的詳細(xì)解析 在電子設(shè)計領(lǐng)域,加法器是數(shù)字電路中最基本的運算單元之一,用于實現(xiàn)二進(jìn)制數(shù)的加法運算。今天要給大家介紹
    的頭像 發(fā)表于 01-19 14:50 ?480次閱讀

    解析CD54/74AC283與CD54/74ACT283:4位二進(jìn)制加法器的卓越之選

    解析CD54/74AC283與CD54/74ACT283:4位二進(jìn)制加法器的卓越之選 在電子設(shè)計領(lǐng)域,加法器是實現(xiàn)數(shù)字運算的基礎(chǔ)組件。今天我們要深入探討的是德州儀器(Texas
    的頭像 發(fā)表于 01-08 16:55 ?717次閱讀

    德州儀器4位二進(jìn)制全加器:SN54/74283系列深度解析

    德州儀器4位二進(jìn)制全加器:SN54/74283系列深度解析 在數(shù)字電路設(shè)計領(lǐng)域,加法器是構(gòu)建復(fù)雜算術(shù)邏輯單元的基礎(chǔ)組件。德州儀器(TI)的SN54/74283系列4位二進(jìn)制全加器憑借其
    的頭像 發(fā)表于 12-23 15:45 ?996次閱讀

    二進(jìn)制查找(Binary Search)介紹

    二進(jìn)制查找(Binary Search)用于在已排序的數(shù)組中執(zhí)行二進(jìn)制查找的函數(shù)。 int binary_search(int arr[], int size, int target
    發(fā)表于 12-12 06:54

    如何將圖像文件轉(zhuǎn)換為二進(jìn)制文件?

    如何將圖像文件轉(zhuǎn)換為二進(jìn)制文件
    發(fā)表于 09-05 08:28

    二進(jìn)制數(shù)據(jù)處理方法分享

    時,我們?nèi)绾稳ソ馕鰯?shù)據(jù)并且應(yīng)用它們。本次的技術(shù)分享文章,我們就從如何傳輸數(shù)據(jù)和解析二進(jìn)制數(shù)據(jù)來一步一步剝絲抽繭,搞清楚他的運作原理和二進(jìn)制數(shù)據(jù)的數(shù)據(jù)結(jié)構(gòu)。
    的頭像 發(fā)表于 07-30 15:41 ?2575次閱讀
    <b class='flag-5'>二進(jìn)制</b>數(shù)據(jù)處理方法分享
    岚皋县| 太仓市| 天长市| 罗源县| 博爱县| 德兴市| 辽阳市| 正定县| 加查县| 武宣县| 孟州市| 天祝| 柯坪县| 稻城县| 弋阳县| 澎湖县| 北流市| 临猗县| 文昌市| 左云县| 临颍县| 尼勒克县| 宁远县| 东乌| 安图县| 沙坪坝区| 磐安县| 平武县| 鄂伦春自治旗| 兖州市| 嘉义县| 饶河县| 潮州市| 屏东县| 陈巴尔虎旗| 洱源县| 门头沟区| 张家港市| 溆浦县| 渭南市| 阿合奇县|