哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時序分析基礎(chǔ)

工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:h1654155205.5246 ? 2019-03-08 14:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時序分析基礎(chǔ)

1. 時鐘相關(guān)

時鐘的時序特性主要分為抖動(Jitter)、偏移(Skew)、占空比失真(Duty Cycle DistorTIon)3點。對于低速設(shè)計,基本不用考慮這些特征;對于高速設(shè)計,由于時鐘本身的原因造成的時序問題很普遍,因此必須關(guān)注。

1. 時鐘抖動 (clock jitter)

理想的時鐘信號應(yīng)該是理想的方波,但是現(xiàn)實中的時鐘的邊沿變化不可能是瞬變的,它有個 從低到高 / 從高到低 的變化過程,如圖1所示。

時序分析基礎(chǔ)

常見的抖動參數(shù)有3種:

周期抖動(Period Jitter):

周期抖動率(Period Jitter)測量時鐘輸出傳輸偏離其理想位置的最大偏離。Period Jitter代表周期差抖動的上下邊界。

時序分析基礎(chǔ)

周期差抖動(cycle-to-cycle Jitter):

周期差抖動率(cycle-to-cycle jitter)是兩個相鄰周期的時間偏差。它總是小于周期抖動(period jitter)

時序分析基礎(chǔ)

長期抖動(Long-term Jitter):

長期抖動率如下圖(Long-Term Jitter)定義為一個時鐘沿相對于基準(zhǔn)周期時鐘沿經(jīng)過一段時間的延時之后,與其理想位置的偏離。此測量可以捕獲鎖相環(huán)低頻周期變化(緩慢的,頻率很低的)。長期抖動對圖形、串行連接通訊系統(tǒng)、打印機和任何光柵掃描操作非常重要。

時序分析基礎(chǔ)

時鐘抖動的原因就是噪聲。時鐘抖動是永遠存在的,當(dāng)其大到可以和時鐘周期相比擬的時候,會影響到設(shè)計,這樣的抖動是不可接受的。

2. 時鐘偏斜 (clock skew)

時鐘信號要提供給整個電路的時序單元,所以時鐘信號線非常長,并構(gòu)成分布式的RC網(wǎng)路。它的延時與時鐘線的長度、時序單元的負載電容、個數(shù)有關(guān),所以產(chǎn)生所謂的時鐘偏移。時鐘偏移是指同一個時鐘信號到達兩個不同的寄存器之間的時間差值,根據(jù)差值可以分為正偏移和負偏移。

時序分析基礎(chǔ)

時鐘偏移的計算公式: Tskew = Tclk2 - Tclk1

時鐘偏移是永遠存在的,當(dāng)其大到一定程度會影響電路的時序。解決方法就是在FPGA的設(shè)計中讓主要的時鐘信號走全局時鐘網(wǎng)絡(luò)。該網(wǎng)絡(luò)采用全銅工藝和樹狀結(jié)構(gòu),并設(shè)計了專用時鐘緩沖和驅(qū)動網(wǎng)絡(luò),到所有的IO單元、CLB和塊RAM的偏移非常小,可以忽略不計。

3. 占空比失真DCD (Duty Cycle DistorTIon)

即時鐘不對稱,時鐘的脈沖寬度發(fā)生了變化。DCD會吞噬大量的時序裕量,造成數(shù)字信號的失真,使過零區(qū)間偏離理想的位置。DCD通常是由信號的上升沿和下降沿之間時序不同而造成的。

2. 信號扇入/扇出 (fan-in/fan-out)

The number of circuits that can be fed input signals from an output device. 扇出,輸出可從輸出設(shè)備輸入信號的電路的數(shù)量。

扇出(fan-out)是定義單個邏輯門能夠驅(qū)動的數(shù)字信號輸入最大量的術(shù)語。大多數(shù)TTL邏輯門能夠為10個其他數(shù)字門或驅(qū)動器提供信號。因而,一個典型的TTL邏輯門有10個扇出信號。

在一些數(shù)字系統(tǒng)中,必須有一個單一的TTL邏輯門來驅(qū)動10個以上的其他門或驅(qū)動器。這種情況下,被稱為緩沖器(buf)的驅(qū)動器可以用在TTL邏輯門與它必須驅(qū)動的多重驅(qū)動器之間。這種類型的緩沖器有25至30個扇出信號。邏輯反向器(也被稱為非門)在大多數(shù)數(shù)字電路中能夠輔助這一功能。

模塊的扇出是指模塊的直屬下層模塊的個數(shù)。一般認為,設(shè)計得好的系統(tǒng)平均扇出是3或4。一個模塊的扇出數(shù)過大或過小都不理想,過大比過小更嚴重。一般認為扇出的上限不超過7。扇出過大意味著管理模塊過于復(fù)雜,需要控制和協(xié)調(diào)過多的下級。解決的辦法是適當(dāng)增加中間層次。一個模塊的扇入是指有多少個上級模塊調(diào)用它。扇人越大,表示該模塊被更多的上級模塊共享。這當(dāng)然是我們所希望的。但是不能為了獲得高扇人而不惜代價,例如把彼此無關(guān)的功能湊在一起構(gòu)成一個模塊,雖然扇人數(shù)高了,但這樣的模塊內(nèi)聚程度必然低。這是我們應(yīng)避免的。

設(shè)計得好的系統(tǒng),上層模塊有較高的扇出,下層模塊有較高的扇人。其結(jié)構(gòu)圖像清真寺的塔,上面尖,中間寬,下面小。

3. launch edge

時序分析起點(launch edge):第一級寄存器數(shù)據(jù)變化的時鐘邊沿,也是靜態(tài)時序分析的起點。

4. latch edge

時序分析終點(latch edge):數(shù)據(jù)鎖存的時鐘邊沿,也是靜態(tài)時序分析的終點。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 時序
    +關(guān)注

    關(guān)注

    5

    文章

    411

    瀏覽量

    38998
  • 時序分析
    +關(guān)注

    關(guān)注

    2

    文章

    130

    瀏覽量

    24273
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【高端人才招聘】格見半導(dǎo)體 資深數(shù)字后端工程師 上海&成都

    1.芯片后端物理實現(xiàn) 負責(zé)芯片整體布局規(guī)劃(Floorplanning)和布局布線(Place&Route) 進行時序分析(STA)并解決時序收斂問題 執(zhí)行功耗分析
    發(fā)表于 03-14 17:55

    【高端人才招聘】格見半導(dǎo)體 資深數(shù)字后端工程師

    1.芯片后端物理實現(xiàn) 負責(zé)芯片整體布局規(guī)劃(Floorplanning)和布局布線(Place&Route) 進行時序分析(STA)并解決時序收斂問題 執(zhí)行功耗分析
    發(fā)表于 03-14 17:52

    一個調(diào)試器,干掉四套工具鏈,我把調(diào)試、下載、量產(chǎn)、IAP升級 全都塞進了一個小盒子里

    rtos的任務(wù)時序分析 于是你會用到: J-Link 下載調(diào)試 USB 轉(zhuǎn)串口看日志 J-Scope數(shù)據(jù)可視化 SEGGER SystemView 分析任務(wù)時序 第二階段:小批量 /
    的頭像 發(fā)表于 03-03 11:39 ?258次閱讀
    一個調(diào)試器,干掉四套工具鏈,我把調(diào)試、下載、量產(chǎn)、IAP升級 全都塞進了一個小盒子里

    使用Vivado ILA進行復(fù)雜時序分析的完整流程

    在 HDL 代碼中標(biāo)記待觀測信號,添加 (* mark_debug = "true" *) 屬性(Verilog)或 keep 屬性(VHDL)
    的頭像 發(fā)表于 02-04 11:28 ?527次閱讀

    Vector官宣收購StatInf公司RocqStat軟件技術(shù)

    Vector Informatik于2026年1月16日,在其德國斯圖加特總部,官宣收購了StatInf公司的RocqStat軟件技術(shù)及其專家團隊。此次收購意在增強Vector在時序分析和最差情況執(zhí)行時間(WCET)估算方面的能力,更全面地支持安全關(guān)鍵型系統(tǒng)對可靠軟件驗證
    的頭像 發(fā)表于 01-22 14:40 ?744次閱讀

    鎖存器中的時間借用概念與靜態(tài)時序分析

    對于基于鎖存器的設(shè)計,靜態(tài)時序分析會應(yīng)用一個稱為時間借用的概念。本篇博文解釋了時間借用的概念,若您的設(shè)計中包含鎖存器且時序報告中存在時間借用,即可適用此概念。
    的頭像 發(fā)表于 12-31 15:25 ?5621次閱讀
    鎖存器中的時間借用概念與靜態(tài)<b class='flag-5'>時序</b><b class='flag-5'>分析</b>

    智多晶EDA工具HqFpga軟件的主要重大進展

    圖、時序分析等。HQ支持Windows、Linux操作系統(tǒng)利用HQ設(shè)計套件,設(shè)計人員能夠?qū)崿F(xiàn)高效率的FPGA工程開發(fā)與調(diào)試驗證。
    的頭像 發(fā)表于 11-08 10:15 ?4002次閱讀
    智多晶EDA工具HqFpga軟件的主要重大進展

    Chroma 80611 電源時序/安規(guī)綜合分析儀:電器安全與性能的自動化驗證專家

    (Chroma)的 80611 時序/安規(guī)綜合分析儀 正是為此類高要求應(yīng)用而設(shè)計的集成化測試平臺。它將時序分析與安規(guī)測試(交直流耐壓、絕緣電阻、接地電阻)融為一體,極大地提升了測試效率
    的頭像 發(fā)表于 11-04 10:25 ?659次閱讀
    Chroma 80611 電源<b class='flag-5'>時序</b>/安規(guī)綜合<b class='flag-5'>分析</b>儀:電器安全與性能的自動化驗證專家

    vivado時序分析相關(guān)經(jīng)驗

    vivado綜合后時序為例主要是有兩種原因?qū)е拢?1,太多的邏輯級 2,太高的扇出 分析時序違例的具體位置以及原因可以使用一些tcl命令方便快速得到路徑信息
    發(fā)表于 10-30 06:58

    改進wallance樹乘法器優(yōu)化方法

    周期復(fù)用加法器的部分積加和算法,我們采用了改進的wallance樹結(jié)構(gòu)進行部分積的快速壓縮,實現(xiàn)了單周期的乘法計算。 經(jīng)過時序分析,我們的單周期乘法器時鐘頻率可以提高至140Hz,對比普通陣列乘法器延時
    發(fā)表于 10-23 06:37

    FPGA時序分析工具TimeQuest詳解

    上述代碼所描述的邏輯電路在Cyclone IV E的EP4CE10F17C8(65nm)這個器件上能最高運行在多少頻率的時鐘?
    的頭像 發(fā)表于 08-06 14:54 ?4297次閱讀
    FPGA<b class='flag-5'>時序</b><b class='flag-5'>分析</b>工具TimeQuest詳解

    EDA是什么,有哪些方面

    仿真、時序分析等工具驗證設(shè)計正確性,避免實際制造中的錯誤]。 邏輯綜合與優(yōu)化:將高層次設(shè)計轉(zhuǎn)換為門級網(wǎng)表,進行邏輯優(yōu)化、功耗分析時序約束處理,提升設(shè)計性能。 物理設(shè)計:包括布局布線、
    發(fā)表于 06-23 07:59

    普源示波器MSO5074在嵌入式系統(tǒng)聯(lián)合調(diào)試中的高效實踐

    、斷點調(diào)試)在面對復(fù)雜系統(tǒng)時效率低下,尤其在處理多信號同步、時序分析及瞬態(tài)故障時,難以精準(zhǔn)定位問題。示波器作為電子信號觀測與分析的核心工具,其高性能與多功能性為嵌入式系統(tǒng)調(diào)試提供了新路徑。普源示波器MSO5074具備4通
    的頭像 發(fā)表于 06-20 13:45 ?858次閱讀
    普源示波器MSO5074在嵌入式系統(tǒng)聯(lián)合調(diào)試中的高效實踐

    芯片前端設(shè)計中常用的軟件和工具

    前端設(shè)計是數(shù)字芯片開發(fā)的初步階段,其核心目標(biāo)是從功能規(guī)格出發(fā),最終獲得門級網(wǎng)表(Netlist)。這個過程主要包括:規(guī)格制定、架構(gòu)設(shè)計、HDL編程、仿真驗證、邏輯綜合、時序分析和形式驗證。
    的頭像 發(fā)表于 05-15 16:48 ?1827次閱讀

    FPGA時序約束之設(shè)置時鐘組

    Vivado中時序分析工具默認會分析設(shè)計中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_gro
    的頭像 發(fā)表于 04-23 09:50 ?1630次閱讀
    FPGA<b class='flag-5'>時序</b>約束之設(shè)置時鐘組
    达日县| 怀宁县| 江门市| 台南市| 天气| 昭苏县| 昌宁县| 宾阳县| 高安市| 固安县| 石林| 崇左市| 长宁区| 清水县| 淮滨县| 阳高县| 彝良县| 太湖县| 黄大仙区| 临高县| 怀宁县| 嘉黎县| 资溪县| 乐都县| 绥棱县| 华蓥市| 涿鹿县| 海丰县| 新营市| 平度市| 台中县| 嫩江县| 花垣县| 和田县| 阜阳市| 兴安县| 连山| 杭州市| 常宁市| 浪卡子县| 利津县|