當(dāng)前,越來越多的設(shè)計(jì)應(yīng)用領(lǐng)域要求具有高精度的A/D轉(zhuǎn)換和實(shí)時(shí)處理功能。在實(shí)時(shí)數(shù)據(jù)采集處理系統(tǒng)設(shè)計(jì)中,一般需要考慮數(shù)據(jù)采集以及對(duì)采集數(shù)據(jù)的處理。而對(duì)于大數(shù)據(jù)量的實(shí)時(shí)數(shù)據(jù)采集處理系統(tǒng)來說,保持數(shù)據(jù)高速傳輸也是該系統(tǒng)性能的關(guān)鍵因素。
2018-12-17 09:10:00
7393 
第一部分主要介紹了當(dāng)下在工業(yè)界比較火熱的實(shí)時(shí)計(jì)算引擎 Flink 在實(shí)時(shí)數(shù)據(jù)體系建設(shè)過程中主要的應(yīng)用場(chǎng)景及對(duì)應(yīng)解決方案;
第二部分從實(shí)時(shí)數(shù)據(jù)體系架構(gòu)、實(shí)時(shí)數(shù)據(jù)模型分層、實(shí)時(shí)數(shù)據(jù)體系建設(shè)方式、流批
2020-05-31 11:02:17
7348 
太多。而采用鏈路口通信不但能有效緩解DSP總線上的壓力,而且傳輸速度快,與FPGA之間的連線相對(duì)也少得多,故鏈路口方式更適合于FPGA與DSP之間進(jìn)行實(shí)時(shí)數(shù)據(jù)通信。1 TS101和TS201的鏈路口分析
2019-06-21 05:00:07
湊,節(jié)約空間。FPGA由于其高度的并行和 靈活的配置特性,以高速、實(shí)時(shí)、低成本、高靈活性的優(yōu)點(diǎn)應(yīng)用于數(shù)字信號(hào)處理領(lǐng)域。本文敘述了采用FPGA實(shí)現(xiàn)光纖微擾動(dòng)傳感器的數(shù)據(jù)處理的具體方案,提供 了一種高速實(shí)時(shí)數(shù)據(jù)處理
2020-09-04 09:56:23
微軟數(shù)據(jù)中心里的服務(wù)器仍然由傳統(tǒng)的英特爾 CPU 主宰,但根據(jù)我們?cè)缜暗膱?bào)道,微軟現(xiàn)在正計(jì)劃采用現(xiàn)場(chǎng)可編程陣列或現(xiàn)場(chǎng)可編程門陣列(FPGA)來代替原有的處理器架構(gòu),讓微軟可以采用自主軟件專門修改并為
2017-01-06 17:57:50
實(shí)時(shí)數(shù)據(jù)庫(kù)(real-time database, RTDB)作為組態(tài)軟件設(shè)計(jì)與實(shí)現(xiàn)的核心內(nèi)容解決了其所 應(yīng)對(duì)的現(xiàn)代工業(yè)生產(chǎn)現(xiàn)場(chǎng)環(huán)境中生產(chǎn)數(shù)據(jù)與控制數(shù)據(jù)類型復(fù)雜多樣,數(shù)據(jù)處理與事件調(diào)度時(shí) 間約束嚴(yán)格等難題。
2019-08-16 06:17:51
請(qǐng)問在Labview中如何對(duì)實(shí)時(shí)數(shù)據(jù)求差分呢?具體過程是什么,請(qǐng)賜教??!
2014-09-10 21:45:24
上面為一段數(shù)據(jù)波形,可以看出前半部分與后半部分有明顯的的下降,那么如何提取出下降幅值呢??數(shù)據(jù)本身存在波動(dòng)較大,之前本人采用的是卡爾曼濾波將數(shù)據(jù)穩(wěn)定度提高,但是實(shí)時(shí)性大大降低,而且伴隨有震蕩,,,,請(qǐng)問還有其他好的處理方法么??
2019-06-14 12:01:04
,傳統(tǒng)的單一DSP的架構(gòu)已經(jīng)不能完全滿足人們的需求。實(shí)時(shí)數(shù)據(jù)處理系統(tǒng)的出現(xiàn)勢(shì)在必行,那大家知道其有什么特點(diǎn)嗎?
2019-07-31 07:53:20
。這種平板電腦將在1月份開始銷售。同時(shí),一些傳言披露了微軟將在2013年發(fā)布的一些平板電腦的細(xì)節(jié)。第二代Surface Pro或將采用AMD處理器http://www.hds668.com據(jù)MS_nerd
2012-12-03 09:32:54
使得控制系統(tǒng)的實(shí)時(shí)性低,CPU的利用率不高。由于DSP采用串行的數(shù)據(jù)處理機(jī)制,在對(duì)數(shù)據(jù)量大、速度要求高,高實(shí)時(shí)性和高可靠性的底層信號(hào)進(jìn)行處理時(shí)并無優(yōu)勢(shì)可言,而這恰恰是FPGA的強(qiáng)相。由于FPGA采用數(shù)據(jù)并發(fā)
2022-01-20 09:34:26
讀到的數(shù)據(jù)。如果沒有丟位現(xiàn)象發(fā)生,則執(zhí)行False讀取數(shù)據(jù)。由于采用12位的SARADC將標(biāo)準(zhǔn)的模擬信號(hào)(電流,電壓)轉(zhuǎn)換為數(shù)字信號(hào),因此需要用2個(gè)字節(jié)來表示1個(gè)數(shù)據(jù)。這里采用1個(gè)子vi來進(jìn)行轉(zhuǎn)換
2019-05-17 09:40:08
中心也因而開始轉(zhuǎn)向采用加速器來滿足低時(shí)延、高吞吐量的需求,同時(shí)保持合理的功耗水平。 賽靈思FPGA所提供的功耗效率讓加速器能部署于整個(gè)數(shù)據(jù)中心,而且可將單位功耗性能比提升10-20倍。百度優(yōu)化的FPGA
2016-12-15 17:15:52
DAQ采集到動(dòng)態(tài)數(shù)據(jù)轉(zhuǎn)換至數(shù)組后,如需采用公式節(jié)點(diǎn)進(jìn)行實(shí)時(shí)處理,怎樣才能得到正確的結(jié)果?我之前試了索引數(shù)組但結(jié)果不對(duì)
2012-02-15 09:54:47
結(jié)果。實(shí)時(shí)測(cè)試結(jié)果顯示更糟糕的結(jié)果。所有四個(gè)州都不被承認(rèn)。 應(yīng)該對(duì) IDE 的源代碼進(jìn)行哪些更改,以便它正確地與新模型交互并處理實(shí)時(shí)數(shù)據(jù)?
2023-04-11 06:15:34
我是使用labview NXG 中創(chuàng)建Web應(yīng)用程序,部署到NI Web Server中,想在Web中訪問我后臺(tái)的TDMS實(shí)時(shí)數(shù)據(jù)。求大神解惑?。。?!
2021-01-08 15:36:32
湊,節(jié)約空間。FPGA由于其高度的并行和 靈活的配置特性,以高速、實(shí)時(shí)、低成本、高靈活性的優(yōu)點(diǎn)應(yīng)用于數(shù)字信號(hào)處理領(lǐng)域。本文敘述了采用FPGA實(shí)現(xiàn)光纖微擾動(dòng)傳感器的數(shù)據(jù)處理的具體方案,提供 了一種高速實(shí)時(shí)數(shù)據(jù)處理
2020-08-31 18:54:17
模擬兩個(gè)實(shí)時(shí)數(shù)據(jù)(自己手動(dòng)修改數(shù)值),并將兩個(gè)數(shù)據(jù)轉(zhuǎn)為兩個(gè)數(shù)組,并在XY圖上顯示。
2018-04-15 16:10:30
性能的條件下實(shí)現(xiàn)FIFO數(shù)據(jù)和控制通信。為展示指令流水線連接加速器的性能優(yōu)勢(shì),我們采用一個(gè)處理器總線連接FPU首先實(shí)現(xiàn)了一個(gè)設(shè)計(jì),然后采用APU/FCB連接的FPU實(shí)現(xiàn)設(shè)計(jì)。表1總結(jié)了兩種實(shí)現(xiàn)方式下有
2015-02-02 14:18:19
代碼加速和代碼轉(zhuǎn)換到硬件協(xié)處理器的方法如何采用FPGA協(xié)處理器實(shí)現(xiàn)算法加速?
2021-04-13 06:39:25
到數(shù)據(jù)中心服務(wù)中去,提供高帶寬、低延遲的加速服務(wù);2. FPGA是可編程的,方便用戶開發(fā)自己的程序;3. 微軟為自己的神經(jīng)網(wǎng)絡(luò)模型CNTK提供了編譯器和開發(fā)環(huán)境。為什么微軟選擇了FPGA?因?yàn)?b class="flag-6" style="color: red">微軟
2018-08-21 09:50:44
系列的問題,我們一起來——揭秘FPGA。 一. 為什么使用FPGA? 眾所周知,通用處理器(CPU)的摩爾定律已入暮年,而機(jī)器學(xué)習(xí)和 Web 服務(wù)的規(guī)模卻在指數(shù)級(jí)增長(zhǎng)。 人們使用定制硬件來加速常見的計(jì)算任務(wù)
2020-09-17 11:03:37
請(qǐng)問各位前輩這種實(shí)時(shí)數(shù)據(jù)波形VB怎么編寫。資料太少也沒有詳細(xì)介紹。我現(xiàn)在知道用picturebox但不知道具體如何實(shí)施,
2014-04-13 19:59:12
,采集通道我用的6個(gè)通道或者自己定義。我的嘗試: 將采集到的數(shù)據(jù)接入到M Script節(jié)點(diǎn),用A來接收,為6x1000的數(shù)據(jù)。處理結(jié)果用XY圖展示。為了讓其實(shí)時(shí)變化,我將其放入了一個(gè)while框中,設(shè)置
2019-05-26 07:44:54
; Function Description
本項(xiàng)目針對(duì)DAC2019 System Design Contest測(cè)試集,計(jì)劃采用PYNQ-Z2開發(fā)板加速目標(biāo) 檢測(cè)網(wǎng)絡(luò),綜合考慮數(shù)據(jù)訪問、存儲(chǔ)、并行計(jì)算等問題進(jìn)行優(yōu)化處理
2023-06-20 19:45:12
的主要特征提取手段 。由于實(shí)時(shí)視頻圖像的邊緣檢測(cè)需要處理的數(shù)據(jù)量非常大,所以采用一般的軟件方法實(shí)現(xiàn)起來處理速度慢,無法滿足實(shí)時(shí)性的要求。
隨著可編程邏輯器件(FPGA)的高速發(fā)展,使用 FPGA 芯片
2024-05-24 07:45:44
求助??!基于FPGA的DS1302實(shí)時(shí)數(shù)據(jù)讀取設(shè)計(jì)與實(shí)現(xiàn)??!這個(gè)題目的相關(guān)資料內(nèi)容論文!!!我是新手,之前沒接觸過FPGA,現(xiàn)在很頭大,希望大伙幫幫忙,不勝感激!
2020-01-18 11:46:19
基于FPGA的高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
2012-08-20 20:00:14
不能時(shí)刻停留的地方偶爾采集一些現(xiàn)場(chǎng)數(shù)據(jù),因而不但需 要花費(fèi)大量的人力、物力和財(cái)力進(jìn)行設(shè)備的維護(hù),同時(shí)給采集帶來很多不必要的麻煩。為了解決上述問題,本文提出了一種基于ARM 的藍(lán)牙實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)。采用
2021-10-26 06:30:00
采集方案。這里介紹一種MEMS器件微加速度計(jì)的數(shù)據(jù)采集設(shè)計(jì)方案,結(jié)合當(dāng)前應(yīng)用廣泛的處理芯片ARM和FPGA,給出了一種配置靈活、通用性強(qiáng)的數(shù)據(jù)采集方案。實(shí)驗(yàn)中可準(zhǔn)確采集美新加速度計(jì)MXR6150G/M
2020-11-25 06:17:24
基于ARM的藍(lán)牙實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)
2015-03-26 17:41:52
本帖最后由 eehome 于 2013-1-5 09:46 編輯
數(shù)據(jù)采集是對(duì)信號(hào)處理的重要手段。針對(duì)導(dǎo)引頭電壓的檢測(cè)需求.提出一種實(shí)時(shí)數(shù)據(jù)采集顯示系統(tǒng)設(shè)計(jì)方法。給出信號(hào)預(yù)處理電路
2011-03-08 14:24:55
FAST包處理器的核心功能是什么如何使用賽靈思FPGA加速包處理?
2021-04-30 06:32:20
嵌入式實(shí)時(shí)數(shù)據(jù)庫(kù)基本特性是什么?嵌入式實(shí)時(shí)數(shù)據(jù)庫(kù)有哪些應(yīng)用領(lǐng)域?
2021-04-27 06:57:51
應(yīng)用方案:實(shí)時(shí)數(shù)據(jù)加密
利用CPLD設(shè)計(jì)加密電路方便可行,能夠較好地實(shí)現(xiàn)加密功能。AG32系列MCU產(chǎn)品,在芯片內(nèi)部?jī)?nèi)置了CPLD邏輯,可以有效地滿足各種數(shù)據(jù)采集需求,降低了客戶的BOM成本。以下
2024-01-15 08:57:23
庫(kù)。實(shí)時(shí)數(shù)據(jù)庫(kù)自身性能的高低將直接決定整個(gè)MES系統(tǒng)運(yùn)行性能。采用高效的數(shù)據(jù)壓縮和存儲(chǔ)技術(shù),可以大大提高數(shù)據(jù)傳輸和處理的速度,試想一下,從同一臺(tái)服務(wù)器上下載數(shù)據(jù)文件,是下載上百兆的大文件快還是只有幾兆甚至幾
2018-10-30 17:51:56
如題所示,我是大四即將畢業(yè),畢設(shè)題目是:基于移動(dòng)步行器的實(shí)時(shí)數(shù)據(jù)分析系統(tǒng)。導(dǎo)師要求我使用LABVIEW進(jìn)行實(shí)時(shí)的數(shù)據(jù)采集,處理,分析,及圖形顯示。我完全是個(gè)新人,超級(jí)小白,借了本書看也不咋會(huì),下了
2012-05-09 19:36:07
dsp用ccs調(diào)試時(shí),看實(shí)時(shí)數(shù)據(jù)時(shí),編譯器就是死機(jī)了,要重啟不然就沒法連接上去,這是什么原因呢
2013-08-20 22:49:50
針對(duì)DSP器件應(yīng)用系統(tǒng)開發(fā)過程中存在著計(jì)算機(jī)與DSP芯片之間的實(shí)時(shí)數(shù)據(jù)交換的問題,介紹了由TI公司推出的實(shí)時(shí)數(shù)據(jù)交換技術(shù)RTDX,詳細(xì)闡述了其工作原理和應(yīng)用方法,并以語音信號(hào)
2009-03-16 09:12:07
13 基于VxWorks平臺(tái)的實(shí)時(shí)數(shù)據(jù)庫(kù)事務(wù)處理模型
2009-03-29 12:25:36
12 本文介紹了二、四輥軋機(jī)實(shí)時(shí)數(shù)據(jù)監(jiān)控系統(tǒng)的功能結(jié)構(gòu)、硬件構(gòu)成和軟件設(shè)計(jì)思想。詳細(xì)論述了實(shí)時(shí)數(shù)據(jù)采集與處理中的一些技術(shù)難點(diǎn),并提出了有效的解決方法。關(guān)鍵字: 監(jiān)控
2009-06-10 13:28:48
14 本文介紹了二、四輥軋機(jī)實(shí)時(shí)數(shù)據(jù)監(jiān)控系統(tǒng)的功能結(jié)構(gòu)、硬件構(gòu)成和軟件設(shè)計(jì)思想。詳細(xì)論述了實(shí)時(shí)數(shù)據(jù)采集與處理中的一些技術(shù)難點(diǎn),并提出了有效的解決方法。關(guān)鍵字: 監(jiān)
2009-06-10 16:49:40
15 實(shí)時(shí)數(shù)據(jù)庫(kù)的核心問題是事務(wù)的處理既要確保數(shù)據(jù)的一致性,又要保證事務(wù)的正確性,而它們都與定時(shí)相關(guān)聯(lián)。本文對(duì)混合實(shí)時(shí)事務(wù)的真實(shí)時(shí)和非實(shí)時(shí)部分加以區(qū)別定義,建立了混合
2009-06-17 11:22:29
7 設(shè)計(jì)了一種基于FPGA 和DSP 的光纖信號(hào)實(shí)時(shí)處理系統(tǒng),介紹了系統(tǒng)的硬件組成和工作原理。該系統(tǒng)采用FPGA 實(shí)現(xiàn)數(shù)據(jù)的高速采集和邏輯控制,用DSP 實(shí)現(xiàn)傳感信號(hào)的全數(shù)字解調(diào),分析了載
2009-06-19 11:17:43
24 為滿足核聚變裝置EAST 極向場(chǎng)電源控制系統(tǒng)的實(shí)時(shí)性要求,設(shè)計(jì)了基于QNX 的實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)。與一般的軟件觸發(fā)數(shù)據(jù)采集方式相比,本文采用的利用QNX 系統(tǒng)時(shí)鐘實(shí)現(xiàn)的數(shù)據(jù)實(shí)時(shí)采
2009-06-22 10:04:11
17 為了方便管理人員實(shí)時(shí)的掌握變電所電氣設(shè)備的運(yùn)行情況,開發(fā)了基于PHD 實(shí)時(shí)數(shù)據(jù)庫(kù)的電氣監(jiān)控系統(tǒng)。PHD 實(shí)時(shí)數(shù)據(jù)庫(kù)提供了現(xiàn)場(chǎng)的實(shí)時(shí)數(shù)據(jù)的平臺(tái),通過VB 程序讀取實(shí)時(shí)數(shù)據(jù),
2009-08-07 09:31:11
15 實(shí)時(shí)數(shù)據(jù)庫(kù)是嵌入式系統(tǒng)的核心,用來定義數(shù)據(jù)變量,負(fù)責(zé)與外部設(shè)備進(jìn)行實(shí)時(shí)數(shù)據(jù)交換。在用組態(tài)軟件開發(fā)嵌入式應(yīng)用時(shí),在開發(fā)環(huán)境中定義實(shí)時(shí)數(shù)據(jù)庫(kù)結(jié)構(gòu)、數(shù)據(jù)來源及類型
2009-08-22 09:45:14
10 介紹了組態(tài)軟件及其核心部件實(shí)時(shí)數(shù)據(jù)庫(kù),通過設(shè)計(jì)一個(gè)工業(yè)實(shí)時(shí)數(shù)據(jù)庫(kù)實(shí)例,來探討一些實(shí)時(shí)數(shù)據(jù)庫(kù)的關(guān)鍵問題并提出相應(yīng)的實(shí)現(xiàn)方法和技術(shù)
2009-09-14 09:24:27
13 過程控制是實(shí)時(shí)數(shù)據(jù)庫(kù)的一個(gè)非常重要的應(yīng)用場(chǎng)合,過程控制主要處理生產(chǎn)過程的控制和優(yōu)化等問題。本文分析了過程控制實(shí)時(shí)數(shù)據(jù)庫(kù)引擎的要求,結(jié)合面向?qū)ο蟮姆椒ㄔO(shè)計(jì)出一
2009-12-25 14:14:21
12 提出了一個(gè)實(shí)時(shí)事務(wù)處理模型,使得基于該結(jié)構(gòu)的實(shí)時(shí)數(shù)據(jù)庫(kù)能很好地應(yīng)用當(dāng)前成熟的實(shí)時(shí)事務(wù)處理研究成果,并分析了VxWorks操作系統(tǒng)對(duì)于這一模型提供的支持。A real-time transa
2010-01-11 10:20:41
27 為滿足實(shí)時(shí)決策的需要,設(shè)計(jì)了基于實(shí)時(shí)數(shù)據(jù)倉(cāng)庫(kù)的實(shí)時(shí)決策支持系統(tǒng)。該系統(tǒng)采用企業(yè)應(yīng)用集成技術(shù),同時(shí)在系統(tǒng)內(nèi)加入實(shí)時(shí)數(shù)據(jù)緩沖結(jié)構(gòu)和JIM 系統(tǒng),用以實(shí)現(xiàn)實(shí)時(shí)數(shù)據(jù)的查詢和
2010-01-27 14:20:12
14 基于MAX3420的實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
針對(duì)TMSC3206000數(shù)字信號(hào)處理器的特點(diǎn),設(shè)計(jì)了基于DSP和MAX3420的實(shí)時(shí)數(shù)據(jù)采集系統(tǒng).
2010-06-11 17:26:23
39 板卡概述TES817是一款基于ZU19EG FPGA的高性能實(shí)時(shí)信號(hào)處理平臺(tái),該平臺(tái)采用1片高性能的FPGA:XCZU19EG-2FFVC1760I作為主處理器,FPGA的PL端外掛1組72位
2025-08-29 15:28:59
UltraScale系列FPGA(XCKU115)作為主處理器,完成復(fù)雜的數(shù)據(jù)采集、回放以及數(shù)據(jù)預(yù)處理。采用1片TI的多核浮點(diǎn)運(yùn)算DSP TMS320C6678來完成信號(hào)處理算
2025-09-01 13:39:12
本文的實(shí)時(shí)數(shù)據(jù)管理系統(tǒng)的開發(fā)一文在明確電力企業(yè)實(shí)時(shí)數(shù)據(jù)重要性的基礎(chǔ)上,首先對(duì) 數(shù)據(jù)管理 系統(tǒng)進(jìn)行了設(shè)計(jì),詳細(xì)分析了拓?fù)浣Y(jié)構(gòu);接著對(duì)系統(tǒng)實(shí)時(shí)數(shù)據(jù)的采集及分析實(shí)現(xiàn)作了研究;
2011-07-15 17:23:49
36 提出一種實(shí)時(shí)數(shù)字化光纖傳輸系統(tǒng),該系統(tǒng)分為發(fā)送端和接收端。發(fā)送端用A/D轉(zhuǎn)換器將輸入的模擬信號(hào)數(shù)字化,再用FPGA對(duì)數(shù)據(jù)進(jìn)行處理,并通過光纖傳輸。同時(shí),FPGA還控制A/D轉(zhuǎn)換器的工作。
2012-02-29 14:13:45
7 提出基于FPGA和光纖傳輸?shù)母咚贁?shù)字信號(hào)傳輸方案。以帶有收發(fā)器的高性能FPGA為控制核心,控制外圍A/D轉(zhuǎn)換器和數(shù)據(jù)處理,通過光纖媒介進(jìn)行數(shù)據(jù)傳輸,滿足高速數(shù)字信號(hào)實(shí)時(shí)處理和傳輸
2012-05-25 10:02:13
3746 
對(duì)實(shí)時(shí)數(shù)據(jù)庫(kù)中歷史數(shù)據(jù)進(jìn)行高效分析處理是火電廠數(shù)據(jù)管理工作中的難點(diǎn)。為了實(shí)現(xiàn)對(duì)大規(guī)模歷史數(shù)據(jù)進(jìn)行統(tǒng)計(jì)分析,同時(shí)又不降低實(shí)際監(jiān)控信息系統(tǒng)對(duì)實(shí)時(shí)數(shù)據(jù)庫(kù)的訪問性能,減少
2013-01-31 14:27:30
0 針對(duì)半實(shí)物仿真實(shí)時(shí)數(shù)據(jù)管理需求和傳統(tǒng)實(shí)時(shí)數(shù)據(jù)庫(kù)的不足,基于windows + RTX構(gòu)架設(shè)計(jì)了一種新型實(shí)時(shí)數(shù)據(jù)庫(kù)系統(tǒng)。實(shí)時(shí)數(shù)據(jù)庫(kù)系統(tǒng)由RTX下的內(nèi)存數(shù)據(jù)庫(kù)和Windows下的外存數(shù)據(jù)庫(kù)組成,結(jié)合
2013-05-06 11:45:59
0 Ebase實(shí)時(shí)數(shù)據(jù)庫(kù)系統(tǒng)(Ebase Real-time Database Management System,簡(jiǎn)稱EBase實(shí)時(shí)數(shù)據(jù)庫(kù))是上海谷益科技有限公司推出的具有自主知識(shí)產(chǎn)權(quán)的實(shí)時(shí)數(shù)據(jù)庫(kù)管理系統(tǒng)及套件產(chǎn)品。 實(shí)時(shí)數(shù)據(jù)庫(kù)系統(tǒng)理
2013-09-17 15:28:22
25 本文在現(xiàn)有產(chǎn)品的基礎(chǔ)上提出了在高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)中采 用“數(shù)字信號(hào)處理芯片嵌入式中央處理器”的設(shè)計(jì)思路,即將高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)分成基于三星公司的S3C2410精簡(jiǎn)指令處理器的核心板和基于現(xiàn)場(chǎng)
2016-04-18 10:02:17
0 在高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)中 我們采用了“數(shù)字信號(hào)處理芯片 + 嵌入式中央處理器”的設(shè)計(jì)思路即將高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)分成基于三星公司的S3C2410精簡(jiǎn)指令處理器的核心板和基于現(xiàn)場(chǎng)可編程門陣列的高速
2016-04-18 14:12:30
1 基于FPGA的CCD掃描缺陷檢測(cè)實(shí)時(shí)數(shù)據(jù)處理技術(shù)的研究
2016-08-29 16:05:01
7 天然氣生產(chǎn)指揮調(diào)度系統(tǒng)的核心是紫金橋實(shí)時(shí)數(shù)據(jù)庫(kù),實(shí)時(shí)數(shù)據(jù)庫(kù)負(fù)責(zé)獲取各分站的數(shù)據(jù),并通過WEB發(fā)布功能將收到的數(shù)據(jù)動(dòng)態(tài)顯示在用戶的IE瀏覽器上,并且設(shè)置群集功能增加系統(tǒng)的穩(wěn)定性,自定義數(shù)據(jù)轉(zhuǎn)儲(chǔ),將實(shí)時(shí)數(shù)據(jù)庫(kù)中的內(nèi)容定時(shí)保存在關(guān)系數(shù)據(jù)庫(kù)中。
2017-10-12 14:46:59
9 計(jì)算機(jī)系統(tǒng)包括服務(wù)器系統(tǒng)和操作站系統(tǒng);服務(wù)器包括實(shí)時(shí)數(shù)據(jù)庫(kù)服務(wù)器、歷史服務(wù)器、應(yīng)用服務(wù)器、Web服務(wù)器等;操作站包括調(diào)度員操作站、工程師操作站等。軟件平臺(tái)采用紫金橋實(shí)時(shí)數(shù)據(jù)庫(kù)平臺(tái)并集成SCADA系統(tǒng)完成能源數(shù)據(jù)采集、處理以及能源調(diào)度監(jiān)控的應(yīng)用功能。
2017-10-12 17:24:25
13 紫金橋實(shí)時(shí)數(shù)據(jù)庫(kù)針對(duì)石化行業(yè)的特點(diǎn),提出一套以生產(chǎn)系統(tǒng)為中心的實(shí)時(shí)數(shù)據(jù)庫(kù)管理平臺(tái),通過實(shí)時(shí)數(shù)據(jù)庫(kù)與全公司各分廠控制系統(tǒng)的連接,實(shí)現(xiàn)管理層與控制層的集成,為上層應(yīng)用提供統(tǒng)一的數(shù)據(jù)平臺(tái),同時(shí)實(shí)現(xiàn)底層數(shù)據(jù)監(jiān)控及數(shù)據(jù)存儲(chǔ)。
2017-10-13 10:40:07
11 在紫金橋軟件的實(shí)時(shí)數(shù)據(jù)庫(kù)版本中,提供了一組與關(guān)系數(shù)據(jù)庫(kù)通訊的工具——數(shù)據(jù)轉(zhuǎn)儲(chǔ)工具,數(shù)據(jù)轉(zhuǎn)儲(chǔ)工具包括數(shù)據(jù)轉(zhuǎn)儲(chǔ)組態(tài)和數(shù)據(jù)轉(zhuǎn)儲(chǔ)運(yùn)行兩部分。數(shù)據(jù)轉(zhuǎn)儲(chǔ)組態(tài)主要用于定義通訊過程和數(shù)據(jù)交換機(jī)制;數(shù)據(jù)轉(zhuǎn)儲(chǔ)運(yùn)行是數(shù)據(jù)交換的執(zhí)行機(jī)構(gòu),它按照數(shù)據(jù)轉(zhuǎn)儲(chǔ)組態(tài)的定義來完成紫金橋軟件實(shí)時(shí)數(shù)據(jù)庫(kù)與其它系統(tǒng)關(guān)系數(shù)據(jù)庫(kù)之間的通訊。
2017-10-13 16:26:41
8 紫金橋實(shí)時(shí)數(shù)據(jù)庫(kù)有良好的擴(kuò)展性,利用各種接口能夠?qū)崿F(xiàn)多種數(shù)據(jù)處理功能,這里以鋼坯的物料跟蹤模型為例,介紹基于紫金橋實(shí)時(shí)數(shù)據(jù)庫(kù)的外置模型設(shè)計(jì)方案。
2017-10-13 17:16:07
5 針對(duì)CMOS圖像傳感器輸出的LVDS串行數(shù)據(jù)在傳輸過程中因數(shù)據(jù)無法對(duì)齊引起誤碼率升高,圖像分辨率降低問題,提出一種基于現(xiàn)場(chǎng)可編程門陣列FPGA的CMOS相機(jī)實(shí)時(shí)數(shù)據(jù)處理研究方案。采用VHDL硬件語言,對(duì)數(shù)據(jù)處理進(jìn)行模塊化設(shè)計(jì),確保高速數(shù)據(jù)的正確采樣,減少誤碼產(chǎn)生。
2017-11-15 16:19:01
3943 
本章介紹為 MPLAB 數(shù)據(jù)監(jiān)視與控制界面 (DMCI)開發(fā)的實(shí)時(shí)數(shù)據(jù)監(jiān)視 (RTDM)軟件,它集成在 MPLAB IDE 8.10 或更高版本中。這些 DMCI 功能解決了以實(shí)時(shí)方式監(jiān)視和修改數(shù)據(jù)的需求。本用戶指南提供一些信息來幫助用戶將 RTDM 融合到嵌入式解決方案中。
2018-06-05 17:28:00
22 介紹了一種基于FPGA的多路同步、實(shí)時(shí)數(shù)據(jù)采集新方案,著重對(duì)其硬件結(jié)構(gòu)和控制邏輯進(jìn)行了闡述,并從工程實(shí)踐方面給出了電路的實(shí)現(xiàn)原則。該方案控制方式靈活可變、具有一定的擴(kuò)展性和通用性,已被成功地應(yīng)用于雙模信息融合系統(tǒng)的設(shè)計(jì)中,實(shí)現(xiàn)了對(duì)雷達(dá)導(dǎo)引頭的多信號(hào)實(shí)時(shí)同步采集。
2018-10-12 16:14:59
17 由于現(xiàn)場(chǎng)實(shí)時(shí)測(cè)量的需要,機(jī)器視覺技術(shù)越來越多地借助硬件來完成,如DSP芯片、專用圖像信號(hào)處理卡等。但是,DSP做圖像處理也面臨著由于數(shù)據(jù)存儲(chǔ)與處理量大,導(dǎo)致處理速度較慢,系統(tǒng)實(shí)時(shí)性較差的問題。本文將
2018-10-23 17:34:44
18 早在2014年,微軟首先宣布他們正在探索在數(shù)據(jù)中心使用FPGA來加速Bing的某些任務(wù)的可能性。 2016年晚些時(shí)候,微軟宣布他們已經(jīng)在Azure和Office 365中擴(kuò)展了FPGA的使用。
2019-06-17 14:29:26
749 我們都知道FPGA擁有“光速”般的處理能力以及對(duì)數(shù)據(jù)密集的人工智能工作負(fù)載的自然適應(yīng)能力。但FPGA目前也有一些可用性和可編程性方面的問題,使其在IT應(yīng)用中較難實(shí)現(xiàn)。
2019-06-27 15:08:37
1001 早在2014年,微軟首先宣布他們正在探索在數(shù)據(jù)中心使用FPGA來加速Bing的某些任務(wù)的可能性。 2016年晚些時(shí)候,微軟宣布他們已經(jīng)在Azure和Office 365中擴(kuò)展了FPGA的使用。每個(gè)組都根據(jù)他們的需要使用FPGA。
2019-10-02 13:28:00
1035 早在2014年,微軟首先宣布他們正在探索在數(shù)據(jù)中心使用FPGA來加速Bing的某些任務(wù)的可能性。
2020-03-09 16:12:30
955 這還將促進(jìn)企業(yè)的進(jìn)一步增長(zhǎng),并更多地依賴實(shí)時(shí)數(shù)據(jù),因?yàn)槠髽I(yè)將目光投向那些以前可能無法實(shí)現(xiàn)的實(shí)時(shí)數(shù)據(jù)應(yīng)用。
2020-09-10 16:35:35
1814 之后就可以啟動(dòng)虛擬指針到與FPGA外部的GPU相關(guān)聯(lián)的圖形處理單元(GPU)驅(qū)動(dòng)程序的傳輸,經(jīng)過外部的總線接口,可以直接啟動(dòng)GPU與FPGA之間的數(shù)據(jù)傳輸,而無需作為中間操作來將數(shù)據(jù)存儲(chǔ)在中央處理單元的存儲(chǔ)器中。
2020-10-23 10:13:46
2197 本文利用FPGA并行結(jié)構(gòu)、運(yùn)算速度快的特點(diǎn)實(shí)現(xiàn)了材料缺陷的實(shí)時(shí)檢測(cè)。搭建了以FPGA為核心的缺陷數(shù)據(jù)處理系統(tǒng)的硬件電路;重點(diǎn)針對(duì)聚合物薄膜材料缺陷信號(hào)的數(shù)據(jù)特征,設(shè)計(jì)了基于FPGA的缺陷圖像預(yù)處理
2021-01-25 16:04:00
8 實(shí)時(shí)獲取戰(zhàn)場(chǎng)中來襲激光、大氣污染物、毒氣等待測(cè)物光譜分布信息,根據(jù)傅里葉光譜變換理論,研究設(shè)計(jì)了實(shí)時(shí)數(shù)據(jù)處理系統(tǒng)。分析了光譜探測(cè)系統(tǒng)結(jié)構(gòu)和工作原理,采用Xilinx公司Virtex2-Pro開發(fā)板在
2021-01-26 15:03:00
9 探索于兩個(gè)相關(guān)的熱點(diǎn)問題:實(shí)時(shí)數(shù)倉(cāng)建設(shè)和大數(shù)據(jù)架構(gòu)的批流一體建設(shè)。 1 實(shí)時(shí)數(shù)倉(cāng)建設(shè):實(shí)時(shí)數(shù)倉(cāng)1.0 傳統(tǒng)意義上我們通常將數(shù)據(jù)處理分為離線數(shù)據(jù)處理和實(shí)時(shí)數(shù)據(jù)處理。對(duì)于實(shí)時(shí)處理場(chǎng)景,我們一般又可以分為兩類,一類諸如監(jiān)控報(bào)警
2021-04-29 16:55:50
3069 
實(shí)時(shí)數(shù)據(jù)分析器用戶手冊(cè) 產(chǎn)品規(guī)格書.實(shí)時(shí)數(shù)據(jù)分析器是,可應(yīng)用生產(chǎn)現(xiàn)場(chǎng)的數(shù)據(jù)執(zhí)行離線分析與實(shí)時(shí)診斷的邊緣應(yīng)用程序。
2022-08-26 11:50:34
0 智能工廠作為工業(yè)革命發(fā)展的重要應(yīng)用模式,受到行業(yè)內(nèi)外的廣泛關(guān)注。工廠通過物聯(lián)網(wǎng)、云計(jì)算、大數(shù)據(jù)等技術(shù)實(shí)現(xiàn)生產(chǎn)效率的提升,進(jìn)而形成智能化自動(dòng)化的工廠模式,需要高速實(shí)時(shí)的數(shù)據(jù)處理,來保證信息互聯(lián)互通
2022-11-10 14:54:39
1255 
數(shù)據(jù)采集傳輸對(duì)于后續(xù)企業(yè)進(jìn)行分析和決策是十分重要的,而實(shí)時(shí)數(shù)據(jù)采集更能提升整體生產(chǎn)的認(rèn)識(shí)度,從而采取到更加及時(shí)高效的措施。因此PLC實(shí)時(shí)數(shù)據(jù)采集成為企業(yè)的基礎(chǔ)應(yīng)用,那么如何實(shí)現(xiàn)PLC的實(shí)時(shí)數(shù)據(jù)采集呢?
2022-11-24 11:09:38
2968 數(shù)據(jù)采集傳輸對(duì)于后續(xù)企業(yè)進(jìn)行分析和決策是十分重要的,而實(shí)時(shí)數(shù)據(jù)采集更能提升整體生產(chǎn)的認(rèn)識(shí)度,從而采取到更加及時(shí)高效的措施。因此PLC實(shí)時(shí)數(shù)據(jù)采集成為企業(yè)的基礎(chǔ)應(yīng)用,那么PLC如何實(shí)現(xiàn)的實(shí)時(shí)數(shù)據(jù)采集呢?
2022-12-08 10:31:29
2061 電子發(fā)燒友網(wǎng)站提供《使用Python繪制LoRa節(jié)點(diǎn)的實(shí)時(shí)數(shù)據(jù).zip》資料免費(fèi)下載
2022-12-22 15:44:53
0 ,系統(tǒng)實(shí)時(shí)性較差的問題。本文將FPGA的IP核內(nèi)置緩存模塊和乒乓讀寫結(jié)構(gòu)相結(jié)合,實(shí)現(xiàn)了圖像數(shù)據(jù)的緩存與提取,節(jié)省了存儲(chǔ)芯片所占用的片上空間,并且利用圖像預(yù)處理重復(fù)率高,但算法相對(duì)簡(jiǎn)單的特點(diǎn)和FPGA數(shù)據(jù)并行處理,結(jié)合流水線的結(jié)構(gòu),大大
2023-06-15 15:20:02
2924 
電子發(fā)燒友網(wǎng)站提供《從藍(lán)牙設(shè)備收集實(shí)時(shí)數(shù)據(jù).zip》資料免費(fèi)下載
2023-06-28 14:45:39
0 8月30日,由 NineData 和 SelectDB 共同舉辦的主題為“實(shí)時(shí)數(shù)據(jù)驅(qū)動(dòng),引領(lǐng)企業(yè)智能化數(shù)據(jù)管理”的線上聯(lián)合發(fā)布會(huì),圓滿成功舉辦!雙方聚焦于實(shí)時(shí)數(shù)據(jù)倉(cāng)庫(kù)技術(shù)和數(shù)據(jù)開發(fā)能力,展示如何通過
2023-08-31 16:11:22
1629 
實(shí)時(shí)數(shù)據(jù)處理的邊緣計(jì)算應(yīng)用廣泛,涵蓋了多個(gè)行業(yè)和領(lǐng)域。以下是一些典型的應(yīng)用場(chǎng)景: 一、工業(yè)制造 在工業(yè)制造領(lǐng)域,邊緣計(jì)算技術(shù)被廣泛應(yīng)用于生產(chǎn)線上的設(shè)備監(jiān)控、數(shù)據(jù)處理和實(shí)時(shí)控制。通過在生產(chǎn)線上安裝
2024-10-24 14:11:10
1911 、處理和分析的數(shù)據(jù)。這種數(shù)據(jù)的特點(diǎn)是高頻率、高速度和高準(zhǔn)確性。在工業(yè)環(huán)境中,實(shí)時(shí)數(shù)據(jù)可以來自于各種傳感器、設(shè)備、機(jī)器和系統(tǒng),它們?yōu)槠髽I(yè)提供了一個(gè)實(shí)時(shí)的、動(dòng)態(tài)的視圖,幫助企業(yè)做出快速?zèng)Q策。 作用: 監(jiān)控與預(yù)警: 實(shí)時(shí)數(shù)據(jù)
2024-10-25 14:42:26
1442 分析中。 1. RNN的工作原理 RNN是一種特殊的神經(jīng)網(wǎng)絡(luò),它能夠處理序列數(shù)據(jù),并且具有記憶功能。RNN的核心思想是將前一個(gè)時(shí)間步的輸出作為下一個(gè)時(shí)間步的輸入,從而實(shí)現(xiàn)對(duì)序列數(shù)據(jù)的動(dòng)態(tài)處理。這種結(jié)構(gòu)使得RNN能夠捕捉時(shí)間序列數(shù)據(jù)中的時(shí)序依賴關(guān)系,對(duì)于實(shí)時(shí)數(shù)據(jù)
2024-11-15 10:11:47
1247 上位機(jī)實(shí)時(shí)數(shù)據(jù)處理技術(shù) 上位機(jī)實(shí)時(shí)數(shù)據(jù)處理技術(shù)是指上位機(jī)(通常是指PC或服務(wù)器上的應(yīng)用程序)通過各種通信協(xié)議與下位機(jī)(如PLC、嵌入式系統(tǒng)等)進(jìn)行交互,實(shí)現(xiàn)數(shù)據(jù)的實(shí)時(shí)收集、處理、顯示和控制的技術(shù)
2024-12-04 10:29:12
1961 、分析用戶行為并更新庫(kù)存。本文將逐步解釋電商API實(shí)時(shí)數(shù)據(jù)處理的重要性、技術(shù)實(shí)現(xiàn)方法,并通過示例代碼幫助您理解如何構(gòu)建可靠系統(tǒng)。 1. 電商API與實(shí)時(shí)數(shù)據(jù)處理的重要性 電商API是平臺(tái)對(duì)外提供的接口,允許第三方應(yīng)用(如移動(dòng)APP或合作伙伴
2025-07-23 15:39:50
444 
評(píng)論