哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

日益發(fā)展的技術(shù)對(duì)芯片電壓測(cè)試的挑戰(zhàn)

lPCU_elecfans ? 來(lái)源:電子發(fā)燒友網(wǎng) ? 作者:電子發(fā)燒友網(wǎng) ? 2021-02-01 16:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

日益發(fā)展的技術(shù)對(duì)芯片電壓測(cè)試的挑戰(zhàn)

隨著5G、車(chē)聯(lián)網(wǎng)等技術(shù)的飛速發(fā)展,信號(hào)的傳輸速度越來(lái)越快,集成電路芯片的供電電壓隨之越來(lái)越小。早期芯片的供電通常是5V和3.3V,而現(xiàn)在高速I(mǎi)C的供電電壓已經(jīng)到了2.5V、1.8V或1.5V,有的芯片的核電壓甚至到了1V。芯片的供電電壓越小,電壓波動(dòng)的容忍度也變得越苛刻。對(duì)于這類供電電壓較小的高速芯片的電壓測(cè)試用電源噪聲表示,測(cè)求要求從±5%到 ±-1.5%,乃至更低。

a1ec72fc-629e-11eb-8b86-12bb97331649.png

圖1 日益發(fā)展的技術(shù)對(duì)芯片電壓測(cè)試的挑戰(zhàn) 如果芯片的電源噪聲沒(méi)有達(dá)到規(guī)范要求,就會(huì)影響產(chǎn)品的性能,乃至整機(jī)可靠性。因此工程師需要準(zhǔn)確地測(cè)量現(xiàn)代電路產(chǎn)品中的芯片電壓的電源噪聲。

2芯片電源噪聲的特點(diǎn)

2.1 更小幅度,更高頻率 以往電源噪聲的要求維持在幾十mV的量級(jí),而隨著芯片電壓的降低,很多芯片的電源噪聲已經(jīng)到了mV的量級(jí),某些電源敏感的芯片要求甚至到了百u(mài)V的量級(jí)。直流電源上的噪聲是數(shù)字系統(tǒng)中時(shí)鐘和數(shù)據(jù)抖動(dòng)的主要來(lái)源。處理器、內(nèi)存等芯片對(duì)直流電源的動(dòng)態(tài)負(fù)載隨著各自時(shí)鐘頻率而發(fā)生,并可能在直流電源上耦合高速瞬態(tài)變化和噪聲,它們包含了1 GHz以上的頻率成分。

因此與傳統(tǒng)的電源相比,芯片電源的噪聲具有頻率高/幅度小等特點(diǎn),這就為了工程師準(zhǔn)確地測(cè)得芯片的電源噪聲帶來(lái)了挑戰(zhàn)。

a27596e0-629e-11eb-8b86-12bb97331649.png

表1 傳統(tǒng)電源和芯片電源頻率和噪聲范圍

2.2 電源分布網(wǎng)絡(luò)(PDN)引入的噪聲干擾 為了保證電路上各個(gè)芯片的供電,電源分布網(wǎng)絡(luò)(PDN)遍布整個(gè)PCB。如果電源分布網(wǎng)絡(luò)靠近時(shí)鐘或者數(shù)據(jù)的PCB走線,那么時(shí)鐘/數(shù)據(jù)的變化會(huì)耦合到電源分布網(wǎng)絡(luò)上,也會(huì)成為電源噪聲的來(lái)源。在這種情況下,工程師還需要定位電源噪聲的來(lái)源,以便后續(xù)調(diào)整PCB的布局和布線,減少PDN網(wǎng)絡(luò)受到的干擾。

a30c7d08-629e-11eb-8b86-12bb97331649.png

圖2 時(shí)鐘/數(shù)據(jù)傳輸線耦合到電源分布網(wǎng)絡(luò)的干擾

3

影響電源噪聲測(cè)試準(zhǔn)確性的因素

示波器是電源噪聲測(cè)試的重要儀器。為了能夠準(zhǔn)確地測(cè)量GHz帶寬內(nèi)mV級(jí)別的電源噪聲,并定位干擾電源分布網(wǎng)絡(luò)的噪聲來(lái)源,需要考慮如下因素:示波器的底噪,探頭的衰減比,示波器的偏置補(bǔ)償能力,探頭的探接方式,以及示波器的FFT能力等等。

3.1 示波器底噪 示波器本身是有噪聲的。當(dāng)示波器測(cè)試電源噪聲時(shí),其底噪會(huì)附加到被測(cè)的電源噪聲上,進(jìn)而影響電源噪聲的測(cè)試結(jié)果。

a3efc5ae-629e-11eb-8b86-12bb97331649.png

圖3 示波器底噪對(duì)電源噪聲測(cè)試結(jié)果的影響

3.2 探頭的衰減比

目前最常用的500MHz帶寬的無(wú)源探頭的衰減比為10:1,其會(huì)放大示波器的底噪,影響電源噪聲測(cè)試的不確定性。

如果用傳統(tǒng)的衰減比為1:1的無(wú)源探頭,可以避免放大示波器的底噪。但是這種探頭的帶寬一般在38MHz,無(wú)法測(cè)到更高頻率的電源噪聲。同樣會(huì)影響電源噪聲測(cè)試的不確定性。

所以,為了準(zhǔn)確測(cè)量電源噪聲,需要一款衰減比為1:1,帶寬到GHz的探頭。

a4438824-629e-11eb-8b86-12bb97331649.png

圖4 探頭的衰減比對(duì)電源噪聲測(cè)試的影響

3.3 示波器的偏置補(bǔ)償能力

電源噪聲是疊加在芯片直流電壓上的噪聲,為此需要將示波器的偏置電壓設(shè)到與直流電壓相等的水平,再測(cè)量電源的噪聲。例如某芯片的供電電壓是3.3V,首先將示波器的偏置電壓調(diào)到3.3V,然后再測(cè)試3.3V直流電源上的噪聲波動(dòng),但是示波器在該偏置電壓的垂直擋位會(huì)受限,一般只能到20mV/div,用來(lái)測(cè)試mV級(jí)別的電源噪聲,會(huì)帶來(lái)很大的誤差。

為了解決類似問(wèn)題,有的工程師使用隔直電容去除直流,但會(huì)導(dǎo)致直流電源壓縮和丟失低頻漂移信息。如果電容值選取不當(dāng),還會(huì)影響高頻能量。

a521343a-629e-11eb-8b86-12bb97331649.jpg

圖5示波器的偏置補(bǔ)償能力受限

圖6 隔直電容影響低頻信息

3.4 探頭的探接方式 電路形態(tài)各異,需要有更靈活的方法來(lái)進(jìn)行信號(hào)的探接。探接的穩(wěn)定性和寄生參數(shù)對(duì)被測(cè)電源電路的影響不可忽視,所以需要盡量貼近芯片的管腳,并使用短地線。

圖7 貼近芯片管腳,使用短地線

3.5 示波器的FFT能力 由于電源分布網(wǎng)絡(luò)PDN會(huì)受到干擾噪聲的來(lái)源,因此需要示波器具有強(qiáng)大的FFT分析能力,以便分析的干擾噪聲的頻率,進(jìn)而排查噪聲的源頭。

a65df540-629e-11eb-8b86-12bb97331649.png

圖8 FFT分析電源噪聲的頻譜

4羅德與施瓦茨(R&S)的芯片電源測(cè)試方案 為了準(zhǔn)確地測(cè)量芯片的電源噪聲,羅德與施瓦茨公司(R&S公司)提供了示波器主機(jī)和Power Rail電源軌探頭。

4.1 測(cè)試儀器 R&S公司推出的RTO/RTE系列示波器,具有百u(mài)V級(jí)別底噪,在標(biāo)稱帶寬內(nèi)具有1mV/div的垂直擋位(硬件實(shí)現(xiàn),非放大),并具有強(qiáng)大的具備硬件數(shù)字下變頻器(DDC)實(shí)現(xiàn)的準(zhǔn)實(shí)時(shí)頻譜分析功能,可以幫助工程師準(zhǔn)確地測(cè)量電源噪聲,并排查干擾噪聲的來(lái)源。

圖9 RTO示波器(左)和RTE示波器(右)

Power Rail電源軌探頭RT-ZPR20(2GHz) / RT-ZPR40(3.5GHz)具有優(yōu)異的性能,專門(mén)位為電源測(cè)試量身打造。

在2GHz/3.5GHz帶寬內(nèi)具備標(biāo)準(zhǔn)化的衰減比,保證能夠測(cè)試到GHz帶寬mV級(jí)別的電源噪聲;

探頭內(nèi)置+/-60V的偏置能力,提升測(cè)試系統(tǒng)的偏置補(bǔ)償能力;

探頭具有50 kΩ 的高直流輸入阻抗,可最大程度地降低對(duì)待測(cè)電源的干擾;

探頭內(nèi)部集成式 16 位數(shù)字電壓計(jì)功能可同步讀取每路電源的直流電壓數(shù)值,并可一鍵精準(zhǔn)設(shè)置示波器的偏置電壓;

專用的同軸探測(cè)線纜可焊接到電源濾波電容的兩端,標(biāo)配的點(diǎn)測(cè)附件則便于PCB上不同位置的輕松探測(cè)。

原文標(biāo)題:如何準(zhǔn)確地測(cè)量芯片的電源噪聲

文章出處:【微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18986

    瀏覽量

    264556
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54441

    瀏覽量

    469421

原文標(biāo)題:如何準(zhǔn)確地測(cè)量芯片的電源噪聲

文章出處:【微信號(hào):elecfans,微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    芯片邏輯內(nèi)建自測(cè)試技術(shù)的工作原理與核心架構(gòu)

    隨著半導(dǎo)體工藝的不斷進(jìn)步,芯片集成度呈指數(shù)級(jí)增長(zhǎng),測(cè)試成本與測(cè)試效率已成為行業(yè)面臨的核心挑戰(zhàn)。傳統(tǒng)依賴外部自動(dòng)測(cè)試設(shè)備(ATE)的方法不僅費(fèi)
    的頭像 發(fā)表于 03-03 14:08 ?392次閱讀
    <b class='flag-5'>芯片</b>邏輯內(nèi)建自<b class='flag-5'>測(cè)試</b><b class='flag-5'>技術(shù)</b>的工作原理與核心架構(gòu)

    基于BL370邊緣控制器的芯片分選機(jī)一體化控制解決方案

    芯片分選機(jī)是半導(dǎo)體后道封裝測(cè)試環(huán)節(jié)的關(guān)鍵設(shè)備,負(fù)責(zé)根據(jù)測(cè)試結(jié)果,對(duì)大量芯片進(jìn)行高速識(shí)別、抓取與分類擺盤(pán)。其性能直接決定了封裝產(chǎn)線的吞吐量與良品管理效率。隨著
    的頭像 發(fā)表于 02-10 16:45 ?688次閱讀

    先進(jìn)封裝時(shí)代,芯片測(cè)試面臨哪些新挑戰(zhàn)?

    摩爾定律放緩后,2.5D/3D 封裝、Chiplet 成行業(yè)新方向,卻給測(cè)試工程師帶來(lái)巨大挑戰(zhàn)。核心難題包括:3D 堆疊導(dǎo)致芯粒 I/O 端口物理不可達(dá),需采用 IEEE 1838 標(biāo)準(zhǔn)等內(nèi)置測(cè)試
    的頭像 發(fā)表于 02-05 10:41 ?579次閱讀

    芯片可靠性面臨哪些挑戰(zhàn)

    芯片可靠性是一門(mén)研究芯片如何在規(guī)定的時(shí)間和環(huán)境條件下保持正常功能的科學(xué)。它關(guān)注的核心不是芯片能否工作,而是能在高溫、高電壓、持續(xù)運(yùn)行等壓力下穩(wěn)定工作多久。隨著晶體管尺寸進(jìn)入納米級(jí)別,
    的頭像 發(fā)表于 01-20 15:32 ?554次閱讀
    <b class='flag-5'>芯片</b>可靠性面臨哪些<b class='flag-5'>挑戰(zhàn)</b>

    芯片ATE測(cè)試詳解:揭秘芯片測(cè)試機(jī)臺(tái)的工作流程

    效率與精度,并行測(cè)試、向量壓縮加速、混合信號(hào)集成等技術(shù)持續(xù)演進(jìn)。ATE融合多領(lǐng)域尖端智慧,是芯片從藍(lán)圖到可靠商品的關(guān)鍵支撐,推動(dòng)電子產(chǎn)業(yè)發(fā)展
    的頭像 發(fā)表于 01-04 11:14 ?2797次閱讀
    <b class='flag-5'>芯片</b>ATE<b class='flag-5'>測(cè)試</b>詳解:揭秘<b class='flag-5'>芯片</b><b class='flag-5'>測(cè)試</b>機(jī)臺(tái)的工作流程

    從手工到自動(dòng):焊球剪切測(cè)試技術(shù)演進(jìn)與科學(xué)原理

    ,跟隨科準(zhǔn)測(cè)控小編一起了解一下焊球剪切測(cè)試技術(shù)原理和演進(jìn)。 測(cè)試原理的科學(xué)基礎(chǔ) 焊球剪切測(cè)試的核心原理簡(jiǎn)單而巧妙:將特制剪切工具置于焊球一側(cè),施加平行于
    發(fā)表于 12-31 09:12

    如何選擇適合的智駕仿真工具進(jìn)行場(chǎng)景生成和測(cè)試?

    在自動(dòng)駕駛技術(shù)日益發(fā)展的背景下,選擇合適的智駕仿真工具進(jìn)行場(chǎng)景生成和測(cè)試顯得尤為重要。該工具不僅需要支持高精度的場(chǎng)景重建,還需滿足多種環(huán)境條件和傳感器模型的兼容性。本文將深入探討如何評(píng)估不同智駕仿真
    的頭像 發(fā)表于 11-25 10:32 ?488次閱讀
    如何選擇適合的智駕仿真工具進(jìn)行場(chǎng)景生成和<b class='flag-5'>測(cè)試</b>?

    一圖讀懂東芯半導(dǎo)體2025第三季度報(bào)告

    東芯,為日益發(fā)展的存儲(chǔ)需求提供高效可靠的解決方案。 關(guān)于東芯 東芯半導(dǎo)體以卓越的MEMORY設(shè)計(jì)技術(shù),專業(yè)的技術(shù)服務(wù)實(shí)力,通過(guò)國(guó)內(nèi)外技術(shù)引進(jìn)和合作,致力打造成為中國(guó)本土優(yōu)秀的具有自主知
    的頭像 發(fā)表于 10-29 09:25 ?472次閱讀
    一圖讀懂東芯半導(dǎo)體2025第三季度報(bào)告

    西門(mén)子EDA如何應(yīng)對(duì)汽車(chē)芯片設(shè)計(jì)的三重挑戰(zhàn)

    能力。然而,要設(shè)計(jì)出這類大型、復(fù)雜且采用先進(jìn)工藝的汽車(chē)芯片并非易事,尤其面臨著高可靠性要求、超大規(guī)模電路驗(yàn)證,以及日益嚴(yán)苛的功能安全標(biāo)準(zhǔn)等多重挑戰(zhàn)
    的頭像 發(fā)表于 10-10 10:01 ?2308次閱讀
    西門(mén)子EDA如何應(yīng)對(duì)汽車(chē)<b class='flag-5'>芯片</b>設(shè)計(jì)的三重<b class='flag-5'>挑戰(zhàn)</b>

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+AI芯片的需求和挑戰(zhàn)

    當(dāng)今社會(huì),AI已經(jīng)發(fā)展很迅速了,但是你了解AI的發(fā)展歷程嗎?本章作者將為我們打開(kāi)AI的發(fā)展歷程以及需求和挑戰(zhàn)的面紗。 從2017年開(kāi)始生成式AI開(kāi)創(chuàng)了新的時(shí)代,經(jīng)歷了三次熱潮和兩次低谷
    發(fā)表于 09-12 16:07

    LitePoint如應(yīng)對(duì)UWB測(cè)試挑戰(zhàn)

    超寬帶(UWB)連接已成為現(xiàn)代無(wú)線通信系統(tǒng)的重要組成部分。然而,隨著UWB應(yīng)用的日益廣泛,相關(guān)的測(cè)試與測(cè)量挑戰(zhàn)也隨之增加。在本篇博客中,我們將探討LitePoint如何從設(shè)備研發(fā)初期的構(gòu)思,到驗(yàn)證與特性分析,再到批量生產(chǎn),全程應(yīng)
    的頭像 發(fā)表于 07-25 15:43 ?2461次閱讀
    LitePoint如應(yīng)對(duì)UWB<b class='flag-5'>測(cè)試</b><b class='flag-5'>挑戰(zhàn)</b>

    寶馬集團(tuán)車(chē)載總線技術(shù)發(fā)展歷程

    在汽車(chē)電子架構(gòu)的演進(jìn)歷程中,寶馬集團(tuán)始終扮演著技術(shù)先鋒的角色。隨著城市化進(jìn)程的加快和技術(shù)日益發(fā)展,寶馬從早期簡(jiǎn)單的LIN總線到如今高性能的CANFD總線,寶馬通過(guò)不斷創(chuàng)新,推動(dòng)了車(chē)載通信技術(shù)
    的頭像 發(fā)表于 07-25 14:12 ?2474次閱讀

    射頻芯片該如何測(cè)試?矢網(wǎng)+探針臺(tái)實(shí)現(xiàn)自動(dòng)化測(cè)試

    射頻芯片的研發(fā)是國(guó)內(nèi)外研發(fā)團(tuán)隊(duì)的前沿選題,其優(yōu)秀的性能特點(diǎn),如高速、低功耗、高集成度等,使得射頻芯片在通信、雷達(dá)、電子對(duì)抗等領(lǐng)域具有廣泛的應(yīng)用前景。面對(duì)射頻芯片日益增長(zhǎng)的功能需求,針對(duì)
    的頭像 發(fā)表于 07-24 11:24 ?821次閱讀
    射頻<b class='flag-5'>芯片</b>該如何<b class='flag-5'>測(cè)試</b>?矢網(wǎng)+探針臺(tái)實(shí)現(xiàn)自動(dòng)化<b class='flag-5'>測(cè)試</b>

    現(xiàn)代晶圓測(cè)試:飛針技術(shù)如何降低測(cè)試成本與時(shí)間

    半導(dǎo)體器件向更小、更強(qiáng)大且多功能的方向快速演進(jìn),對(duì)晶圓測(cè)試流程提出了前所未有的要求。隨著先進(jìn)架構(gòu)和新材料重新定義芯片布局與功能,傳統(tǒng)晶圓測(cè)試方法已難以跟上發(fā)展步伐。飛針
    的頭像 發(fā)表于 07-17 17:36 ?1196次閱讀
    現(xiàn)代晶圓<b class='flag-5'>測(cè)試</b>:飛針<b class='flag-5'>技術(shù)</b>如何降低<b class='flag-5'>測(cè)試</b>成本與時(shí)間

    芯片制造“鍍”金術(shù):化學(xué)鍍技術(shù)的前沿突破與未來(lái)藍(lán)圖

    隨著芯片技術(shù)的飛速發(fā)展,對(duì)芯片制造中關(guān)鍵工藝的要求日益提高?;瘜W(xué)鍍技術(shù)作為一種重要的表面處理
    的頭像 發(fā)表于 05-29 11:40 ?2102次閱讀
    <b class='flag-5'>芯片</b>制造“鍍”金術(shù):化學(xué)鍍<b class='flag-5'>技術(shù)</b>的前沿突破與未來(lái)藍(lán)圖
    额济纳旗| 汨罗市| 肇庆市| 昭通市| 定日县| 安龙县| 泸州市| 随州市| 泰兴市| 清河县| 泾阳县| 新田县| 大安市| 玉树县| 惠来县| 呼伦贝尔市| 固镇县| 延边| 宁乡县| 沭阳县| 景宁| 济源市| 收藏| 东源县| 饶阳县| 九龙县| 盘锦市| 巴中市| 鞍山市| 阳山县| 英超| 莒南县| 临泽县| 太仆寺旗| 兴义市| 西城区| 桐柏县| 紫阳县| 依兰县| 平阴县| 德阳市|