哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB常見布線規(guī)則

machao1680 ? 來源:電子設(shè)計(jì)寶典 ? 2023-01-03 16:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB常見布線規(guī)則

(1) PCB板上預(yù)劃分?jǐn)?shù)字、模擬、DAA信號(hào)布線區(qū)域。

(2)數(shù)字、模擬元器件及相應(yīng)走線盡量分開并放置于各自的布線區(qū)域內(nèi)。

(3) 高速數(shù)字信號(hào)走線盡量短。

(4) 敏感模擬信號(hào)走線盡量短。

4ee400a0-88d7-11ed-bfe3-dac502259ad0.png

(5)合理分配電源和地。

(6) DGND、AGND、實(shí)地分開。

(7) 電源及臨界信號(hào)走線使用寬線。

(8)電源線與地線應(yīng)盡可能呈放射狀,以及信號(hào)線不能出現(xiàn)回環(huán)走線。

(9)數(shù)字電路放置于并行總線/串行DTE接口附近,DAA電路放置于電話線接口附近。

(10)小的分立器件走線須對稱,間距比較密的SMT焊盤引線應(yīng)從焊盤外部連接,不允許在焊盤中間直接連接。

4efa63a4-88d7-11ed-bfe3-dac502259ad0.png

(11)關(guān)鍵信號(hào)線優(yōu)先:電源、摸擬小信號(hào)、高速信號(hào)、時(shí)鐘信號(hào)和同步信號(hào)等關(guān)鍵信號(hào)優(yōu)先。

(12)布線密度優(yōu)先原則:從單板上連接關(guān)系最復(fù)雜的器件著手布線。從單板上連線最密集的區(qū)域開始布線。

(13)PCB設(shè)計(jì)中應(yīng)避免產(chǎn)生銳角和直角,產(chǎn)生不必要的輻射,同時(shí)PCB生產(chǎn)工藝性能也不好。

4f10b64a-88d7-11ed-bfe3-dac502259ad0.png

(14)貼片焊盤上不能有通孔,以免焊膏流失造成元件虛焊。重要信號(hào)線不準(zhǔn)從pin腳間穿過。

PCB高頻電路布線

(1)合理選擇PCB層數(shù)。用中間的電源層(vcc layer)和地層(Gnd layer)可以起到屏蔽作用,有效降低寄生電感和寄生電容,也可大大縮短布線的長度,減少信號(hào)間的交叉干擾。

4f172e58-88d7-11ed-bfe3-dac502259ad0.png

(2)走線方式:必須按照45°的拐角方式,不要用90°的拐角。如下圖:

4f2b4302-88d7-11ed-bfe3-dac502259ad0.png

(3)層間布線方向:應(yīng)該互相垂直,頂層是水平方向,則底層為垂直方向,可以減少信號(hào)間的干擾。

4f3e9e3e-88d7-11ed-bfe3-dac502259ad0.png

(4)包地:對重要的信號(hào)進(jìn)行包地處理,可以顯著提高該信號(hào)的抗干擾能力,也可以多干擾信號(hào)進(jìn)行包地,使其不能干擾其他信號(hào)。

4f4620f0-88d7-11ed-bfe3-dac502259ad0.png

(5)加解耦電容(去耦電容):在IC的電源端加解耦電容。

4f50931e-88d7-11ed-bfe3-dac502259ad0.jpg

(6)高頻扼流:當(dāng)有數(shù)字地和模擬地等公共接地時(shí),要在它們之間加高頻扼流器件,一般可以用中心孔穿有導(dǎo)線的高頻鐵氧體磁珠。

4f59aed6-88d7-11ed-bfe3-dac502259ad0.png

(7)鋪銅:增加接地的面積也可減小信號(hào)的干擾。(在鋪銅過程中需要去除死銅)

4f785fc0-88d7-11ed-bfe3-dac502259ad0.png

(8)走線長度:走線長度越短越好,這樣的話,受到的干擾就會(huì)減少。當(dāng)然不是所有走線只追求短,比如DDR走線,講究的是時(shí)鐘、地址、數(shù)據(jù)走線之間的等長,所以會(huì)看到很多特意為了增加長度的蛇形走線。

特殊元器件的布線

(1)高頻元件:高頻元件之間的連線越短越好,設(shè)法減小連線的分布參數(shù)和相互之間的電干擾,容易干擾的元器件不能距離太近。

4f8b5198-88d7-11ed-bfe3-dac502259ad0.png

(2)具有高電位差的元件:應(yīng)加大具有高電位差元器件和連線之間的距離,以免出現(xiàn)意外短路損壞元器件。為避免爬電現(xiàn)象的發(fā)生,一般要求2000V電位差之間的銅箔線距離應(yīng)大于2mm。

(3)重量大的元件:重量過重的元器件應(yīng)該有支架固定。

(4)發(fā)熱與熱敏元件:注意發(fā)熱元件應(yīng)遠(yuǎn)離熱敏元件。高熱器件要均衡分布。

PCB布線設(shè)計(jì)的重要參數(shù)

(1)銅走線(Track)線寬:單面板0.3mm,雙面板0.2mm;

(2)銅箔線之間最小間隙:單面板0.3mm,雙面板0.2mm;

(3)銅箔線距PCB板邊緣最小1mm,元件距PCB板邊緣最小5mm,焊盤距PCB板邊緣最小4mm;

(4)一般通孔安裝元件的焊盤直徑是焊盤內(nèi)徑直徑的2倍。

(5)電解電容不可靠近發(fā)熱元件,例如大功率電阻、變壓器、大功率三極管、三端穩(wěn)壓電源和散熱片等。電解電容與這些元件的距離不小于10mm。

(6)螺絲孔半徑外5mm內(nèi)不能有銅箔線(除接地外)及元件。

4f93ccba-88d7-11ed-bfe3-dac502259ad0.jpg

(7)在大面積的PCB設(shè)計(jì)中(超過500㎡以上),為防止過錫爐時(shí)PCB彎曲,應(yīng)在PCB中間留一條5mm至10mm寬的空隙不放置元件,以用來放置防止PCB彎曲的壓條。

(8)每一塊PCB應(yīng)用空心的箭頭標(biāo)出過錫爐的方向。

(9)布線時(shí),DIP封裝的IC擺放方向應(yīng)與過錫爐的方向垂直,盡量不要平行,以避免連錫短路。

(10)布線方向由垂直轉(zhuǎn)入水平時(shí),應(yīng)該從45°方向進(jìn)入。

(11)電源線寬不應(yīng)低于18mil;信號(hào)線寬不應(yīng)低于12mil;cpu入出線不應(yīng)低于10mil(或8mil);線間距不低于10mil。

(12)板面布線應(yīng)疏密得當(dāng),當(dāng)疏密差別太大時(shí)應(yīng)以網(wǎng)狀銅箔填充,網(wǎng)格大于8mil(或0.2mm)。

(13)畫定布線區(qū)域距PCB板邊≤1mm的區(qū)域內(nèi),以及安裝孔周圍1mm內(nèi),禁止布線。

(14)PCB上有保險(xiǎn)絲、保險(xiǎn)電阻、交流220V的濾波電容、變壓器等元件的附近應(yīng)在絲印層印上警告標(biāo)記。

(15)交流220V電源部分的火線和零線間距應(yīng)不小于3mm。220V電路中的任何一根線與低壓元件和pad、Track之間的距離應(yīng)不小于6mm,并絲印上高壓標(biāo)記,弱電和強(qiáng)電之間應(yīng)該用粗的絲網(wǎng)線分開,以警告維修人員小心操作。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4417

    文章

    23964

    瀏覽量

    426151
  • 布線
    +關(guān)注

    關(guān)注

    9

    文章

    835

    瀏覽量

    86254
  • 模擬信號(hào)
    +關(guān)注

    關(guān)注

    8

    文章

    1236

    瀏覽量

    54795

原文標(biāo)題:PCB布線知識(shí)大全

文章出處:【微信號(hào):電子設(shè)計(jì)寶典,微信公眾號(hào):電子設(shè)計(jì)寶典】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速數(shù)字PCB為什么不能全自動(dòng)布線

    說起來,每次看到新來的工程師對著PCB設(shè)計(jì)軟件猛點(diǎn)"自動(dòng)布線"按鈕,我都忍不住想上去攔一把。不是我看不起自動(dòng)布線這功能,坦白講對于低速、低復(fù)雜度的板子,它確實(shí)香——省時(shí)省力,還能
    的頭像 發(fā)表于 04-22 09:41 ?707次閱讀
    高速數(shù)字<b class='flag-5'>PCB</b>為什么不能全自動(dòng)<b class='flag-5'>布線</b>

    PLC和變頻器布線規(guī)

    要求: 核心布線規(guī)范:信號(hào)與動(dòng)力分離 這是最關(guān)鍵的原則,必須嚴(yán)格遵守: 保持物理距離 :控制信號(hào)線(特別是模擬量)必須與動(dòng)力線(主回路)分開走線,間距至少 30cm 。控制柜內(nèi)也同樣適用。 走線方式 :強(qiáng)弱電應(yīng)分層分區(qū)布置,避免長距離
    的頭像 發(fā)表于 04-15 07:13 ?360次閱讀
    PLC和變頻器<b class='flag-5'>布線規(guī)</b>范

    AP2813 SOP8 封裝 PCB 布局 7 條黃金規(guī)則(工程師必背)

    不足。整改后效率、紋波、EMI 明顯改善。本文規(guī)則可直接作為 PCB 審查 Checklist,確保一次投片成功,減少改版成本。
    發(fā)表于 04-13 09:05

    技術(shù)資訊 I PCB設(shè)計(jì)三大頑疾:規(guī)則亂、布線慢、疊層偏——Allegro X Designer 的系統(tǒng)級解法

    在高速、高密度的PCB設(shè)計(jì)項(xiàng)目中,工程師的設(shè)計(jì)早已邁入了另外一個(gè)臺(tái)階——從“連通即可”的基礎(chǔ)要求,躍遷至以規(guī)則驅(qū)動(dòng)、以仿真驗(yàn)證、以工藝為導(dǎo)向的精密設(shè)計(jì)時(shí)代。本文基于AllegroXDesigner
    的頭像 發(fā)表于 03-27 16:44 ?7401次閱讀
    技術(shù)資訊 I <b class='flag-5'>PCB</b>設(shè)計(jì)三大頑疾:<b class='flag-5'>規(guī)則</b>亂、<b class='flag-5'>布線</b>慢、疊層偏——Allegro X Designer 的系統(tǒng)級解法

    深入探討PCB布局布線的專業(yè)設(shè)計(jì)要點(diǎn)與常見挑戰(zhàn)

    本文深入探討PCB布局布線的專業(yè)設(shè)計(jì)要點(diǎn)與常見挑戰(zhàn),并介紹上海創(chuàng)馨科技如何憑借資深團(tuán)隊(duì)與豐富經(jīng)驗(yàn),為客戶提供從精密布局、優(yōu)化布線到生產(chǎn)制造的一站式高可靠性
    的頭像 發(fā)表于 01-04 15:29 ?410次閱讀

    人工智能數(shù)據(jù)中心的光纖布線策略

    人工智能數(shù)據(jù)中心的光纖布線策略,包括布線規(guī)劃、光纖選型、架構(gòu)設(shè)計(jì)、成本優(yōu)化以及未來趨勢等。 布線規(guī)劃的重要性 在人工智能數(shù)據(jù)中心中,光纖布線的規(guī)劃是確保系統(tǒng)高效運(yùn)行的關(guān)鍵步驟。合理的
    的頭像 發(fā)表于 11-21 10:21 ?606次閱讀

    高頻PCB布線“避坑指南”:4大核心技巧讓信號(hào)完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設(shè)計(jì)有什么技巧?高頻PCB設(shè)計(jì)布線技巧。高頻PCB布線
    的頭像 發(fā)表于 11-21 09:23 ?1013次閱讀
    高頻<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號(hào)完整性提升90%

    高速PCB設(shè)計(jì)EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    : 高速電路PCB設(shè)計(jì)EMI方法與技巧 一、信號(hào)走線規(guī)則 屏蔽規(guī)則: 關(guān)鍵高速信號(hào)線(如時(shí)鐘線)需進(jìn)行屏蔽處理,可在信號(hào)線周圍設(shè)置接地的屏蔽層,或?qū)⒏咚倬€布置在內(nèi)部信號(hào)層,上下層鋪銅接地作為屏蔽。 建議屏蔽線每1000mil打孔
    的頭像 發(fā)表于 11-10 09:25 ?795次閱讀
    高速<b class='flag-5'>PCB</b>設(shè)計(jì)EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術(shù)

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術(shù)
    的頭像 發(fā)表于 09-17 11:19 ?5572次閱讀
    Altair PollEx:<b class='flag-5'>PCB</b><b class='flag-5'>規(guī)則</b>檢查及系統(tǒng)EMC仿真技術(shù)

    超強(qiáng)超全布線經(jīng)驗(yàn)教程大全

    ,兩相鄰層的布線要互相垂直,平行 容易產(chǎn)生寄生耦合。 自動(dòng)布線的布通率,依賴于良好的布局,布線規(guī)則可以預(yù)先設(shè)定, 包括走線的彎曲次數(shù)、導(dǎo)通孔的數(shù)目、步進(jìn) 的數(shù)目等。一般先進(jìn)行探索式布經(jīng)線,快速地把短線
    發(fā)表于 05-29 14:38

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識(shí)2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳
    的頭像 發(fā)表于 05-28 19:34 ?2672次閱讀
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    PCB布局與布線規(guī)則

    獲取完整文檔資料可下載附件哦?。。。∪绻麅?nèi)容有幫助可以關(guān)注、點(diǎn)贊、評論支持一下哦~
    發(fā)表于 05-26 16:44

    時(shí)源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 走線方向控制規(guī)則 相鄰布線層的走線方向應(yīng)采用正交結(jié)構(gòu),避免不同信號(hào)線在相鄰層沿同一方向走線,以此降低不必要的層間串?dāng)_。若因 P
    的頭像 發(fā)表于 05-20 16:28 ?1059次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。從布線規(guī)劃和為各接口分配
    的頭像 發(fā)表于 05-07 14:50 ?1857次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    高速PCB板的電源布線設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進(jìn)入新的時(shí)代后,這對于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對高速PCB設(shè)計(jì)中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31
    娄底市| 福安市| 黄山市| 庐江县| 磐安县| 二手房| 玉门市| 汉寿县| 德州市| 丹东市| 青河县| 屯昌县| 泗洪县| 军事| 雅安市| 湘乡市| 启东市| 都兰县| 巨野县| 滦南县| 佛山市| 西青区| 和平县| 晋中市| 蕲春县| 武清区| 安陆市| 马边| 胶南市| 和政县| 木兰县| 平乐县| 彭阳县| 靖江市| 桐梓县| 北京市| 绩溪县| 南雄市| 兰州市| 南宫市| 晋江市|